999精品在线视频,手机成人午夜在线视频,久久不卡国产精品无码,中日无码在线观看,成人av手机在线观看,日韩精品亚洲一区中文字幕,亚洲av无码人妻,四虎国产在线观看 404 Not Found

404 Not Found


nginx
404 Not Found

404 Not Found


nginx
404 Not Found

404 Not Found


nginx

基于FPGA的FM0編碼設(shè)計

2014-09-27 11:22:27杜平
移動通信 2014年16期
關(guān)鍵詞:設(shè)計

【摘要】主要介紹了FM0編碼的設(shè)計方法,采用了狀態(tài)機實現(xiàn)各狀態(tài)的轉(zhuǎn)換,并通過并串轉(zhuǎn)換方法實現(xiàn)狀態(tài)編碼后的數(shù)據(jù)輸出。該方案采用Verilog編碼,且在Altera公司的CycloneⅢ芯片上通過了驗證。

【關(guān)鍵詞】FM0編碼狀態(tài)機并串轉(zhuǎn)換FPGA

中圖分類號:TN92文獻標(biāo)識碼:A 文章編號:1006-1010(2014)-16-

[Abstract]This paper instructs the method of FM0 encoding. This scheme are states shift using state machine and changing parallel data to serial data after state machine encoding. This idea is achieved by verilog HDL,verified on Altera CycloneⅢ CMOS chip.

[Key words]FM0 encoding state machine parallel to serial FPGA

1FM0編碼原理

FM0廣泛地應(yīng)用于超高頻無線射頻技術(shù)中,在“無線射頻識別協(xié)議-第1類第2代UHF RFID(860—960MHz)通信協(xié)議”中明確規(guī)定,電子標(biāo)簽向讀寫器應(yīng)答時,需采用FM0編碼或者米勒編碼。下面介紹的編碼實現(xiàn)方案已經(jīng)應(yīng)用到了超高頻射頻識別系統(tǒng)中,能夠?qū)崿F(xiàn)正常通信。

FM0(即Bi-Phase Space)編碼稱為雙相間隔碼編碼,每位數(shù)據(jù)與前一位數(shù)據(jù)要發(fā)生相位翻轉(zhuǎn)。其工作原理是在一個位窗內(nèi)采用相位變化來表示邏輯。如果相位只從位窗的起始處翻轉(zhuǎn),則表示數(shù)據(jù)“1”;如果相位除了在位窗的起始處翻轉(zhuǎn),還在位窗中間翻轉(zhuǎn),則表示數(shù)據(jù)“0”。根據(jù)FM0編碼的規(guī)則,可以發(fā)現(xiàn)無論傳送的數(shù)據(jù)是“0”還是“1”,在位窗的起始處都會發(fā)生相位變化[1]。其編碼表達式如下:

圖1描繪了FM0編碼后的波形,S1(t)~S4(t)狀態(tài)表明4種可能FM0編碼。數(shù)據(jù)“0”和數(shù)據(jù)“1”的編碼都對應(yīng)有兩個相位,下一個數(shù)據(jù)編碼狀態(tài)的選擇要根據(jù)前一個編碼的相位而確定。例如,對數(shù)據(jù)“01”進行編碼,如果數(shù)據(jù)“0”選擇正相位狀態(tài)S1,則數(shù)據(jù)“1”的編碼就必須選擇狀態(tài)S3。而從狀態(tài)S1轉(zhuǎn)換到狀態(tài)S4是不允許的,這是因為由此產(chǎn)生的信號在編碼起始位置沒有相位變化。

2FM0編碼設(shè)計

利用FPGA進行FM0編碼,可以快速實時地實現(xiàn)編碼。其編碼過程分為:狀態(tài)機編碼[2]和并行數(shù)據(jù)串行轉(zhuǎn)換。經(jīng)過狀態(tài)編碼后,原數(shù)據(jù)被編碼成了符合雙相轉(zhuǎn)換規(guī)則的數(shù)據(jù),此數(shù)據(jù)是位寬為兩位的并行數(shù)據(jù)。將其進行并串轉(zhuǎn)換后輸出,就是讀寫器可以識別的FM0編碼數(shù)據(jù)。

2.1 狀態(tài)機編碼

FM0編碼包含4個狀態(tài),它們之間存在一定的規(guī)律。2個狀態(tài)之間必須包含一次相位改變。根據(jù)輸入數(shù)據(jù)的不同,4個狀態(tài)之間可以進行轉(zhuǎn)換,采用如圖2所示的規(guī)則[3]:

在FPGA中,采用狀態(tài)機可以準(zhǔn)確快速地FM0的編碼過程。有限狀態(tài)機是一種概念性機器,它能采取某種操作來響應(yīng)一個外部事件,具體采取的操作取決于接收到的事件。之所以能做到這點,是因為狀態(tài)機定義了一個內(nèi)部狀態(tài),它會在收到事件后進行更新。為一個事件而響應(yīng)的行動不僅取決于事件本身,還取決于機器的內(nèi)部狀態(tài)。另外,采取的行動還會決定并更新機器的狀態(tài)。

狀態(tài)機根據(jù)目前狀態(tài)和外界觸發(fā)條件來跳轉(zhuǎn)到下一個狀態(tài),這比較直觀地實現(xiàn)不同狀態(tài)之間的跳轉(zhuǎn)。為本編碼構(gòu)建4個狀態(tài)S1~S4,根據(jù)輸入的待編碼數(shù)據(jù)進行狀態(tài)轉(zhuǎn)換[4]。其Verilog程序如下:

2.2并行數(shù)據(jù)串行轉(zhuǎn)換

FM0編碼中,將數(shù)據(jù)“0”編碼成了一個中間有相位變化的數(shù)據(jù),即編碼成兩位數(shù)據(jù)“01”或“10”;數(shù)據(jù)“1”可以看成是編碼成了一個沒有相位變化的兩位數(shù)據(jù)“11”或“00”。這將使數(shù)據(jù)速率提高一倍,并且輸出的是2比特并行數(shù)據(jù)。由于標(biāo)簽和讀寫器的通信協(xié)議要求發(fā)送數(shù)據(jù)是串行數(shù)據(jù),因此需要將并行數(shù)據(jù)轉(zhuǎn)換成串行數(shù)據(jù)。

根據(jù)并行數(shù)據(jù)的位數(shù),可以創(chuàng)建一個計數(shù)器。當(dāng)計數(shù)器為“0”時,輸出編碼后的2比特數(shù)據(jù)的高位;然后計數(shù)器進行自增,當(dāng)計數(shù)器為“1”時,輸出低位數(shù)據(jù)。計數(shù)器重新置“0”,如此循環(huán)往復(fù),就實現(xiàn)了并行數(shù)據(jù)的串行輸出。

3系統(tǒng)設(shè)計和仿真結(jié)果分析

在QuartusⅡ上實現(xiàn)本設(shè)計,將系統(tǒng)劃分為2個主要模塊:StateMachine和parallel2serial,如圖3所示。其中,StateMachine實現(xiàn)狀態(tài)轉(zhuǎn)換,其輸出Dout[1..0]為2比特數(shù)據(jù);而parallel2serial實現(xiàn)并行轉(zhuǎn)串行,它根據(jù)時鐘的先后順序先輸出并行數(shù)據(jù)的高位,再輸出并行數(shù)據(jù)的低位。其時鐘信號Clock2的速率是狀態(tài)機模塊的時鐘信號Clock1的2倍[5]。

如圖4所示,將數(shù)字信號“0101101010010”送入到輸入端Din,經(jīng)仿真后,Dout能夠正確輸出編碼數(shù)據(jù)“10110100110100101101010010”。由此可見,此程序能夠準(zhǔn)確地實現(xiàn)編碼功能。

4結(jié)論

本文主要根據(jù)FM0編碼原理設(shè)計了編碼電路。以上程序在Altera公司的CycloneⅢ系列的EP3C25324C8芯片上通過驗證,能夠正確實現(xiàn)數(shù)據(jù)編碼。本設(shè)計電路原理清晰、結(jié)構(gòu)簡單、工作可靠,適合在可編程邏輯器件中使用。

參考文獻:

[1]昝勇,黎明,楊小芹,等. FM0編碼及其在FPGA中的設(shè)計與實現(xiàn)[J]. 電子測量技術(shù), 2009(2): 95-97.

[2] 俞莉瓊,付宇卓. 有限狀態(tài)機的Verilog設(shè)計與研究[J]. 微電子學(xué)與計算機, 2004(11): 146-148.

[3] 徐羊. UHF RFID編解碼設(shè)計與實現(xiàn)[J].信息技術(shù),2012(7):176-178.

[4] Samir Palnitkar.Verilog HDL數(shù)字設(shè)計與綜合[M]. 2版.夏宇聞,胡燕祥,刁嵐松,等譯. 北京: 電子工業(yè)出版社,2009.

[5]周潤景,圖雅,張麗敏. 基于QuartusⅡ的FPGA/CPLD數(shù)字系統(tǒng)設(shè)計實例[M]. 北京: 電子工業(yè)出版社,2007.

作者簡介

杜平:工程師,碩士畢業(yè)于華南理工大學(xué),現(xiàn)任職于中國電子科技集團公司第七研究所,主要研究方向為RFID協(xié)議研究、RFID讀寫器系統(tǒng)研發(fā)。endprint

【摘要】主要介紹了FM0編碼的設(shè)計方法,采用了狀態(tài)機實現(xiàn)各狀態(tài)的轉(zhuǎn)換,并通過并串轉(zhuǎn)換方法實現(xiàn)狀態(tài)編碼后的數(shù)據(jù)輸出。該方案采用Verilog編碼,且在Altera公司的CycloneⅢ芯片上通過了驗證。

【關(guān)鍵詞】FM0編碼狀態(tài)機并串轉(zhuǎn)換FPGA

中圖分類號:TN92文獻標(biāo)識碼:A 文章編號:1006-1010(2014)-16-

[Abstract]This paper instructs the method of FM0 encoding. This scheme are states shift using state machine and changing parallel data to serial data after state machine encoding. This idea is achieved by verilog HDL,verified on Altera CycloneⅢ CMOS chip.

[Key words]FM0 encoding state machine parallel to serial FPGA

1FM0編碼原理

FM0廣泛地應(yīng)用于超高頻無線射頻技術(shù)中,在“無線射頻識別協(xié)議-第1類第2代UHF RFID(860—960MHz)通信協(xié)議”中明確規(guī)定,電子標(biāo)簽向讀寫器應(yīng)答時,需采用FM0編碼或者米勒編碼。下面介紹的編碼實現(xiàn)方案已經(jīng)應(yīng)用到了超高頻射頻識別系統(tǒng)中,能夠?qū)崿F(xiàn)正常通信。

FM0(即Bi-Phase Space)編碼稱為雙相間隔碼編碼,每位數(shù)據(jù)與前一位數(shù)據(jù)要發(fā)生相位翻轉(zhuǎn)。其工作原理是在一個位窗內(nèi)采用相位變化來表示邏輯。如果相位只從位窗的起始處翻轉(zhuǎn),則表示數(shù)據(jù)“1”;如果相位除了在位窗的起始處翻轉(zhuǎn),還在位窗中間翻轉(zhuǎn),則表示數(shù)據(jù)“0”。根據(jù)FM0編碼的規(guī)則,可以發(fā)現(xiàn)無論傳送的數(shù)據(jù)是“0”還是“1”,在位窗的起始處都會發(fā)生相位變化[1]。其編碼表達式如下:

圖1描繪了FM0編碼后的波形,S1(t)~S4(t)狀態(tài)表明4種可能FM0編碼。數(shù)據(jù)“0”和數(shù)據(jù)“1”的編碼都對應(yīng)有兩個相位,下一個數(shù)據(jù)編碼狀態(tài)的選擇要根據(jù)前一個編碼的相位而確定。例如,對數(shù)據(jù)“01”進行編碼,如果數(shù)據(jù)“0”選擇正相位狀態(tài)S1,則數(shù)據(jù)“1”的編碼就必須選擇狀態(tài)S3。而從狀態(tài)S1轉(zhuǎn)換到狀態(tài)S4是不允許的,這是因為由此產(chǎn)生的信號在編碼起始位置沒有相位變化。

2FM0編碼設(shè)計

利用FPGA進行FM0編碼,可以快速實時地實現(xiàn)編碼。其編碼過程分為:狀態(tài)機編碼[2]和并行數(shù)據(jù)串行轉(zhuǎn)換。經(jīng)過狀態(tài)編碼后,原數(shù)據(jù)被編碼成了符合雙相轉(zhuǎn)換規(guī)則的數(shù)據(jù),此數(shù)據(jù)是位寬為兩位的并行數(shù)據(jù)。將其進行并串轉(zhuǎn)換后輸出,就是讀寫器可以識別的FM0編碼數(shù)據(jù)。

2.1 狀態(tài)機編碼

FM0編碼包含4個狀態(tài),它們之間存在一定的規(guī)律。2個狀態(tài)之間必須包含一次相位改變。根據(jù)輸入數(shù)據(jù)的不同,4個狀態(tài)之間可以進行轉(zhuǎn)換,采用如圖2所示的規(guī)則[3]:

在FPGA中,采用狀態(tài)機可以準(zhǔn)確快速地FM0的編碼過程。有限狀態(tài)機是一種概念性機器,它能采取某種操作來響應(yīng)一個外部事件,具體采取的操作取決于接收到的事件。之所以能做到這點,是因為狀態(tài)機定義了一個內(nèi)部狀態(tài),它會在收到事件后進行更新。為一個事件而響應(yīng)的行動不僅取決于事件本身,還取決于機器的內(nèi)部狀態(tài)。另外,采取的行動還會決定并更新機器的狀態(tài)。

狀態(tài)機根據(jù)目前狀態(tài)和外界觸發(fā)條件來跳轉(zhuǎn)到下一個狀態(tài),這比較直觀地實現(xiàn)不同狀態(tài)之間的跳轉(zhuǎn)。為本編碼構(gòu)建4個狀態(tài)S1~S4,根據(jù)輸入的待編碼數(shù)據(jù)進行狀態(tài)轉(zhuǎn)換[4]。其Verilog程序如下:

2.2并行數(shù)據(jù)串行轉(zhuǎn)換

FM0編碼中,將數(shù)據(jù)“0”編碼成了一個中間有相位變化的數(shù)據(jù),即編碼成兩位數(shù)據(jù)“01”或“10”;數(shù)據(jù)“1”可以看成是編碼成了一個沒有相位變化的兩位數(shù)據(jù)“11”或“00”。這將使數(shù)據(jù)速率提高一倍,并且輸出的是2比特并行數(shù)據(jù)。由于標(biāo)簽和讀寫器的通信協(xié)議要求發(fā)送數(shù)據(jù)是串行數(shù)據(jù),因此需要將并行數(shù)據(jù)轉(zhuǎn)換成串行數(shù)據(jù)。

根據(jù)并行數(shù)據(jù)的位數(shù),可以創(chuàng)建一個計數(shù)器。當(dāng)計數(shù)器為“0”時,輸出編碼后的2比特數(shù)據(jù)的高位;然后計數(shù)器進行自增,當(dāng)計數(shù)器為“1”時,輸出低位數(shù)據(jù)。計數(shù)器重新置“0”,如此循環(huán)往復(fù),就實現(xiàn)了并行數(shù)據(jù)的串行輸出。

3系統(tǒng)設(shè)計和仿真結(jié)果分析

在QuartusⅡ上實現(xiàn)本設(shè)計,將系統(tǒng)劃分為2個主要模塊:StateMachine和parallel2serial,如圖3所示。其中,StateMachine實現(xiàn)狀態(tài)轉(zhuǎn)換,其輸出Dout[1..0]為2比特數(shù)據(jù);而parallel2serial實現(xiàn)并行轉(zhuǎn)串行,它根據(jù)時鐘的先后順序先輸出并行數(shù)據(jù)的高位,再輸出并行數(shù)據(jù)的低位。其時鐘信號Clock2的速率是狀態(tài)機模塊的時鐘信號Clock1的2倍[5]。

如圖4所示,將數(shù)字信號“0101101010010”送入到輸入端Din,經(jīng)仿真后,Dout能夠正確輸出編碼數(shù)據(jù)“10110100110100101101010010”。由此可見,此程序能夠準(zhǔn)確地實現(xiàn)編碼功能。

4結(jié)論

本文主要根據(jù)FM0編碼原理設(shè)計了編碼電路。以上程序在Altera公司的CycloneⅢ系列的EP3C25324C8芯片上通過驗證,能夠正確實現(xiàn)數(shù)據(jù)編碼。本設(shè)計電路原理清晰、結(jié)構(gòu)簡單、工作可靠,適合在可編程邏輯器件中使用。

參考文獻:

[1]昝勇,黎明,楊小芹,等. FM0編碼及其在FPGA中的設(shè)計與實現(xiàn)[J]. 電子測量技術(shù), 2009(2): 95-97.

[2] 俞莉瓊,付宇卓. 有限狀態(tài)機的Verilog設(shè)計與研究[J]. 微電子學(xué)與計算機, 2004(11): 146-148.

[3] 徐羊. UHF RFID編解碼設(shè)計與實現(xiàn)[J].信息技術(shù),2012(7):176-178.

[4] Samir Palnitkar.Verilog HDL數(shù)字設(shè)計與綜合[M]. 2版.夏宇聞,胡燕祥,刁嵐松,等譯. 北京: 電子工業(yè)出版社,2009.

[5]周潤景,圖雅,張麗敏. 基于QuartusⅡ的FPGA/CPLD數(shù)字系統(tǒng)設(shè)計實例[M]. 北京: 電子工業(yè)出版社,2007.

作者簡介

杜平:工程師,碩士畢業(yè)于華南理工大學(xué),現(xiàn)任職于中國電子科技集團公司第七研究所,主要研究方向為RFID協(xié)議研究、RFID讀寫器系統(tǒng)研發(fā)。endprint

【摘要】主要介紹了FM0編碼的設(shè)計方法,采用了狀態(tài)機實現(xiàn)各狀態(tài)的轉(zhuǎn)換,并通過并串轉(zhuǎn)換方法實現(xiàn)狀態(tài)編碼后的數(shù)據(jù)輸出。該方案采用Verilog編碼,且在Altera公司的CycloneⅢ芯片上通過了驗證。

【關(guān)鍵詞】FM0編碼狀態(tài)機并串轉(zhuǎn)換FPGA

中圖分類號:TN92文獻標(biāo)識碼:A 文章編號:1006-1010(2014)-16-

[Abstract]This paper instructs the method of FM0 encoding. This scheme are states shift using state machine and changing parallel data to serial data after state machine encoding. This idea is achieved by verilog HDL,verified on Altera CycloneⅢ CMOS chip.

[Key words]FM0 encoding state machine parallel to serial FPGA

1FM0編碼原理

FM0廣泛地應(yīng)用于超高頻無線射頻技術(shù)中,在“無線射頻識別協(xié)議-第1類第2代UHF RFID(860—960MHz)通信協(xié)議”中明確規(guī)定,電子標(biāo)簽向讀寫器應(yīng)答時,需采用FM0編碼或者米勒編碼。下面介紹的編碼實現(xiàn)方案已經(jīng)應(yīng)用到了超高頻射頻識別系統(tǒng)中,能夠?qū)崿F(xiàn)正常通信。

FM0(即Bi-Phase Space)編碼稱為雙相間隔碼編碼,每位數(shù)據(jù)與前一位數(shù)據(jù)要發(fā)生相位翻轉(zhuǎn)。其工作原理是在一個位窗內(nèi)采用相位變化來表示邏輯。如果相位只從位窗的起始處翻轉(zhuǎn),則表示數(shù)據(jù)“1”;如果相位除了在位窗的起始處翻轉(zhuǎn),還在位窗中間翻轉(zhuǎn),則表示數(shù)據(jù)“0”。根據(jù)FM0編碼的規(guī)則,可以發(fā)現(xiàn)無論傳送的數(shù)據(jù)是“0”還是“1”,在位窗的起始處都會發(fā)生相位變化[1]。其編碼表達式如下:

圖1描繪了FM0編碼后的波形,S1(t)~S4(t)狀態(tài)表明4種可能FM0編碼。數(shù)據(jù)“0”和數(shù)據(jù)“1”的編碼都對應(yīng)有兩個相位,下一個數(shù)據(jù)編碼狀態(tài)的選擇要根據(jù)前一個編碼的相位而確定。例如,對數(shù)據(jù)“01”進行編碼,如果數(shù)據(jù)“0”選擇正相位狀態(tài)S1,則數(shù)據(jù)“1”的編碼就必須選擇狀態(tài)S3。而從狀態(tài)S1轉(zhuǎn)換到狀態(tài)S4是不允許的,這是因為由此產(chǎn)生的信號在編碼起始位置沒有相位變化。

2FM0編碼設(shè)計

利用FPGA進行FM0編碼,可以快速實時地實現(xiàn)編碼。其編碼過程分為:狀態(tài)機編碼[2]和并行數(shù)據(jù)串行轉(zhuǎn)換。經(jīng)過狀態(tài)編碼后,原數(shù)據(jù)被編碼成了符合雙相轉(zhuǎn)換規(guī)則的數(shù)據(jù),此數(shù)據(jù)是位寬為兩位的并行數(shù)據(jù)。將其進行并串轉(zhuǎn)換后輸出,就是讀寫器可以識別的FM0編碼數(shù)據(jù)。

2.1 狀態(tài)機編碼

FM0編碼包含4個狀態(tài),它們之間存在一定的規(guī)律。2個狀態(tài)之間必須包含一次相位改變。根據(jù)輸入數(shù)據(jù)的不同,4個狀態(tài)之間可以進行轉(zhuǎn)換,采用如圖2所示的規(guī)則[3]:

在FPGA中,采用狀態(tài)機可以準(zhǔn)確快速地FM0的編碼過程。有限狀態(tài)機是一種概念性機器,它能采取某種操作來響應(yīng)一個外部事件,具體采取的操作取決于接收到的事件。之所以能做到這點,是因為狀態(tài)機定義了一個內(nèi)部狀態(tài),它會在收到事件后進行更新。為一個事件而響應(yīng)的行動不僅取決于事件本身,還取決于機器的內(nèi)部狀態(tài)。另外,采取的行動還會決定并更新機器的狀態(tài)。

狀態(tài)機根據(jù)目前狀態(tài)和外界觸發(fā)條件來跳轉(zhuǎn)到下一個狀態(tài),這比較直觀地實現(xiàn)不同狀態(tài)之間的跳轉(zhuǎn)。為本編碼構(gòu)建4個狀態(tài)S1~S4,根據(jù)輸入的待編碼數(shù)據(jù)進行狀態(tài)轉(zhuǎn)換[4]。其Verilog程序如下:

2.2并行數(shù)據(jù)串行轉(zhuǎn)換

FM0編碼中,將數(shù)據(jù)“0”編碼成了一個中間有相位變化的數(shù)據(jù),即編碼成兩位數(shù)據(jù)“01”或“10”;數(shù)據(jù)“1”可以看成是編碼成了一個沒有相位變化的兩位數(shù)據(jù)“11”或“00”。這將使數(shù)據(jù)速率提高一倍,并且輸出的是2比特并行數(shù)據(jù)。由于標(biāo)簽和讀寫器的通信協(xié)議要求發(fā)送數(shù)據(jù)是串行數(shù)據(jù),因此需要將并行數(shù)據(jù)轉(zhuǎn)換成串行數(shù)據(jù)。

根據(jù)并行數(shù)據(jù)的位數(shù),可以創(chuàng)建一個計數(shù)器。當(dāng)計數(shù)器為“0”時,輸出編碼后的2比特數(shù)據(jù)的高位;然后計數(shù)器進行自增,當(dāng)計數(shù)器為“1”時,輸出低位數(shù)據(jù)。計數(shù)器重新置“0”,如此循環(huán)往復(fù),就實現(xiàn)了并行數(shù)據(jù)的串行輸出。

3系統(tǒng)設(shè)計和仿真結(jié)果分析

在QuartusⅡ上實現(xiàn)本設(shè)計,將系統(tǒng)劃分為2個主要模塊:StateMachine和parallel2serial,如圖3所示。其中,StateMachine實現(xiàn)狀態(tài)轉(zhuǎn)換,其輸出Dout[1..0]為2比特數(shù)據(jù);而parallel2serial實現(xiàn)并行轉(zhuǎn)串行,它根據(jù)時鐘的先后順序先輸出并行數(shù)據(jù)的高位,再輸出并行數(shù)據(jù)的低位。其時鐘信號Clock2的速率是狀態(tài)機模塊的時鐘信號Clock1的2倍[5]。

如圖4所示,將數(shù)字信號“0101101010010”送入到輸入端Din,經(jīng)仿真后,Dout能夠正確輸出編碼數(shù)據(jù)“10110100110100101101010010”。由此可見,此程序能夠準(zhǔn)確地實現(xiàn)編碼功能。

4結(jié)論

本文主要根據(jù)FM0編碼原理設(shè)計了編碼電路。以上程序在Altera公司的CycloneⅢ系列的EP3C25324C8芯片上通過驗證,能夠正確實現(xiàn)數(shù)據(jù)編碼。本設(shè)計電路原理清晰、結(jié)構(gòu)簡單、工作可靠,適合在可編程邏輯器件中使用。

參考文獻:

[1]昝勇,黎明,楊小芹,等. FM0編碼及其在FPGA中的設(shè)計與實現(xiàn)[J]. 電子測量技術(shù), 2009(2): 95-97.

[2] 俞莉瓊,付宇卓. 有限狀態(tài)機的Verilog設(shè)計與研究[J]. 微電子學(xué)與計算機, 2004(11): 146-148.

[3] 徐羊. UHF RFID編解碼設(shè)計與實現(xiàn)[J].信息技術(shù),2012(7):176-178.

[4] Samir Palnitkar.Verilog HDL數(shù)字設(shè)計與綜合[M]. 2版.夏宇聞,胡燕祥,刁嵐松,等譯. 北京: 電子工業(yè)出版社,2009.

[5]周潤景,圖雅,張麗敏. 基于QuartusⅡ的FPGA/CPLD數(shù)字系統(tǒng)設(shè)計實例[M]. 北京: 電子工業(yè)出版社,2007.

作者簡介

杜平:工程師,碩士畢業(yè)于華南理工大學(xué),現(xiàn)任職于中國電子科技集團公司第七研究所,主要研究方向為RFID協(xié)議研究、RFID讀寫器系統(tǒng)研發(fā)。endprint

猜你喜歡
設(shè)計
二十四節(jié)氣在平面廣告設(shè)計中的應(yīng)用
河北畫報(2020年8期)2020-10-27 02:54:06
何為設(shè)計的守護之道?
《豐收的喜悅展示設(shè)計》
流行色(2020年1期)2020-04-28 11:16:38
基于PWM的伺服控制系統(tǒng)設(shè)計
電子制作(2019年19期)2019-11-23 08:41:36
基于89C52的32只三色LED搖搖棒設(shè)計
電子制作(2019年15期)2019-08-27 01:11:50
基于ICL8038的波形發(fā)生器仿真設(shè)計
電子制作(2019年7期)2019-04-25 13:18:16
瞞天過海——仿生設(shè)計萌到家
設(shè)計秀
海峽姐妹(2017年7期)2017-07-31 19:08:17
有種設(shè)計叫而專
Coco薇(2017年5期)2017-06-05 08:53:16
從平面設(shè)計到“設(shè)計健康”
商周刊(2017年26期)2017-04-25 08:13:04
404 Not Found

404 Not Found


nginx
404 Not Found

404 Not Found


nginx
404 Not Found

404 Not Found


nginx
404 Not Found

404 Not Found


nginx
主站蜘蛛池模板: 日韩精品一区二区三区swag| 中文纯内无码H| 亚洲AV无码久久精品色欲| 午夜精品久久久久久久无码软件| 小13箩利洗澡无码视频免费网站| 国产在线观看精品| 国产欧美一区二区三区视频在线观看| 天堂网亚洲综合在线| 久久精品91麻豆| 亚洲国产成人无码AV在线影院L| 国产成人精品综合| 国模沟沟一区二区三区| 尤物视频一区| 欧美成人免费午夜全| 久久鸭综合久久国产| 久久精品人人做人人爽电影蜜月| 国产在线一二三区| 国产视频入口| 日本高清免费不卡视频| 综合色区亚洲熟妇在线| 一区二区在线视频免费观看| 亚洲国内精品自在自线官| 日本www色视频| 99爱在线| 欧美中文字幕第一页线路一 | 91亚洲精选| 另类综合视频| 一级香蕉视频在线观看| 午夜性爽视频男人的天堂| 欧美h在线观看| 91麻豆精品视频| 精品成人一区二区三区电影| 国产成人a毛片在线| 成年午夜精品久久精品| 亚洲日韩AV无码一区二区三区人| 亚洲一区二区三区在线视频| 天天躁夜夜躁狠狠躁躁88| 四虎永久在线精品影院| 国产欧美在线观看视频| 精品伊人久久久香线蕉| 国产精品亚洲日韩AⅤ在线观看| 成人精品视频一区二区在线| 亚洲性视频网站| 精品国产网站| 欧美国产日本高清不卡| 午夜国产大片免费观看| 思思热在线视频精品| 激情在线网| 色婷婷成人| 亚洲免费人成影院| 毛片免费网址| 天堂亚洲网| 精品人妻无码中字系列| 亚洲一区二区三区香蕉| 又黄又湿又爽的视频| 亚洲无码91视频| 亚洲视频三级| a级免费视频| 日韩在线中文| 欧美日韩亚洲国产主播第一区| 欧美国产日韩在线播放| 一区二区三区成人| 乱人伦视频中文字幕在线| 亚洲Av综合日韩精品久久久| 国产成人精品高清不卡在线| 日韩成人在线网站| 日韩在线播放欧美字幕| 亚洲精品视频在线观看视频| 狠狠ⅴ日韩v欧美v天堂| 91偷拍一区| 国产啪在线91| 国产精品女熟高潮视频| 亚洲AⅤ无码国产精品| 国产午夜无码专区喷水| 国产成人永久免费视频| 在线人成精品免费视频| 在线观看免费AV网| 国产精品亚洲а∨天堂免下载| 色综合a怡红院怡红院首页| 天堂网国产| 久久精品中文字幕少妇| 国产麻豆91网在线看|