在過去幾十年中,數字設計人員一直把邏輯分析儀作為系統檢驗的主要工具。近年來,隨著時鐘速率的加快,迫使設計人員不得不考慮系統所有部分的信號完整性,包括測試能力。邏輯分析儀探頭已不再象以往那樣任意連接到系統上,就能夠保證成功,而是必須考察探頭位置、負荷及與傳輸線的鄰近程度等因素。本文考察了在探測高速數字系統時設計人員遇到的部分常見問題和探頭的負荷模型以及探測位置的影響。最后,本文還討論了把探頭連接到高速系統最常用的技術:短線探測和阻尼電阻器探測。
電子設計應用2004年10期
1《師道·教研》2024年10期
2《思維與智慧·上半月》2024年11期
3《現代工業經濟和信息化》2024年2期
4《微型小說月報》2024年10期
5《工業微生物》2024年1期
6《雪蓮》2024年9期
7《世界博覽》2024年21期
8《中小企業管理與科技》2024年6期
9《現代食品》2024年4期
10《衛生職業教育》2024年10期
關于參考網