官 鑫 王 黎 高曉蓉 王澤勇
摘要:針對目前數字圖像處理速度不足的問題,提出一種使用硬件FPGA芯片實現Sobel邊緣檢測的方法。由于FPGA在并行結構和流水線結構具有天然優勢,通過提高算法的并行性,可以大幅提高Sobel邊緣檢測速度。采用模塊化方式構造了串/并轉換模塊、數據窗口生成模塊和邊緣檢測模塊,保證了系統的擴展性。使用Veriklog HDL語言編寫算法程序并成功進行了仿真和實現。
關鍵詞:圖像處理;圖像邊緣檢測;Sobel;FPGA
中圖分類號:TN911.73;TP391.41文獻標識碼:B文章編號:1004—373X(2009)08—109—03