亓 靜 劉 萍
摘要:基于FPGA并行性對車牌識別系統中重要組成部分——字符分割,提出一種適合硬件并行實現的結構,并在system Generator中完成了模型的建立以及優化。并行操作分為兩個時間段:第一個時間段,通過循環迭代求出字符上下邊界;第二個時間段,字符上下邊界位置的使能控制與字符分割位置的控制信號并行作用于數據路徑,產生有效像素。硬件仿真結果滿足了時序要求,證實該結構的可行性。由于并行邏輯的建立,實現速度大大提高,體現出了FPGA的并行性在性能提高上的極大優勢。
現代電子技術2009年14期
1《師道·教研》2024年10期
2《思維與智慧·上半月》2024年11期
3《現代工業經濟和信息化》2024年2期
4《微型小說月報》2024年10期
5《工業微生物》2024年1期
6《雪蓮》2024年9期
7《世界博覽》2024年21期
8《中小企業管理與科技》2024年6期
9《現代食品》2024年4期
10《衛生職業教育》2024年10期
關于參考網