999精品在线视频,手机成人午夜在线视频,久久不卡国产精品无码,中日无码在线观看,成人av手机在线观看,日韩精品亚洲一区中文字幕,亚洲av无码人妻,四虎国产在线观看 ?

基于FPGA的跳擴(kuò)頻信號發(fā)送系統(tǒng)設(shè)計

2011-03-14 12:39:52喬天喜黃國慶
電子設(shè)計工程 2011年2期
關(guān)鍵詞:信號系統(tǒng)設(shè)計

喬天喜 ,黃國慶 ,2

(1.鄭州大學(xué) 信息工程學(xué)院,河南 鄭州 450052;2.空軍第一航空學(xué)院 航空電子工程系,河南 信陽 464000)

對部隊中已大量裝備使用的跳擴(kuò)頻電臺的維護(hù)與測試需要性能穩(wěn)定的跳擴(kuò)頻信號源,因此非常必要研制使用方便、性能可靠的跳擴(kuò)頻信號源,以解決部隊急需,從而提高部隊的機(jī)務(wù)維修保障能力。隨著電子技術(shù)的發(fā)展,尤其是近十年來數(shù)字化技術(shù)、超大規(guī)模集成電路和軟件方面的新技術(shù)新成果不斷涌現(xiàn),使得設(shè)計高可靠、高精度、高穩(wěn)定可攜帶方便的測試系統(tǒng)成為可能。與傳統(tǒng)測試系統(tǒng)中的跳擴(kuò)頻信號源相比,本跳擴(kuò)頻信號發(fā)送系統(tǒng)采用了FPGA、DDS等多種先進(jìn)技術(shù),具有體積小、重量輕、成本低、集成度高、精度高、可靠性強(qiáng)等優(yōu)點,能夠有效地模擬產(chǎn)生需要的跳擴(kuò)頻信號,為機(jī)載跳擴(kuò)頻電臺的測試提供可靠的激勵信號[1-2]。

1 系統(tǒng)設(shè)計總體方案

圖1 系統(tǒng)硬件架構(gòu)Fig.1 Block diagram of the system hardware

針對信號源需求分析,設(shè)計系統(tǒng)總體方案如圖1所示。FPGA接收主控單元(MCU)傳遞的信息數(shù)據(jù),接收數(shù)據(jù)源速率為4.8 kb/s。基帶處理部分進(jìn)行差錯編碼,編碼處理后的基帶信息數(shù)據(jù)以9.6 kb/s信息速率輸入成幀電路,組幀后信息速率為38.4 kb/s。中頻處理電路接收38.4 kb/s信息速率的數(shù)據(jù),并進(jìn)行擴(kuò)頻和DQPSK調(diào)制。擴(kuò)頻調(diào)制PN碼碼片速率為1.228 8 M碼片/秒,即每個調(diào)制符號對應(yīng)64個碼片。系統(tǒng)中頻輸出8.192 MHz DQPSK數(shù)字?jǐn)?shù)據(jù)。系統(tǒng)帶寬跨度為UHF(超短波)105~156 MHz,分了16個跳頻點帶寬≥45.5 MHz。跳頻最小間隔≥2.5 MHz,跳頻速度1 000 Hop/s[3]。

2 關(guān)鍵模塊研究與實現(xiàn)

2.1DQPSK調(diào)制

中頻調(diào)制使用數(shù)字化DQPSK(相對相移鍵控)調(diào)制,該調(diào)制技術(shù)能有效利用數(shù)據(jù)帶寬,同時采用差分編碼解決QPSK調(diào)制時出現(xiàn)的相位模糊問題,保證了數(shù)據(jù)的正確解調(diào)[4]。DQPSK調(diào)制框圖如圖2所示。

圖2 DQPSK調(diào)制模塊圖Fig.2 Block diagram of DQPSK modulated module

差錯控制編碼采用(217)卷積編碼,碼率為1/2。交織采用塊交織,交織器長度為384,即一大幀的長度。為保證數(shù)據(jù)的連續(xù)發(fā)送,交織采用兩個交織器輪流工作。交織后數(shù)據(jù)以9.6 kb/s交給DQPSK調(diào)制,經(jīng)差分串并轉(zhuǎn)換,以64位碼長的M序列對轉(zhuǎn)換后碼率減半的數(shù)據(jù)進(jìn)行擴(kuò)頻調(diào)制和成形濾波。數(shù)控振蕩器(NCO)產(chǎn)生正交調(diào)制的波形,對成形濾波后的信號進(jìn)行正交調(diào)制。

2.1.1 濾波成形

DQPSK調(diào)制后的信號存在以下問題:調(diào)制后的信號將出現(xiàn)瞬時變化,這將不可避免地導(dǎo)致信號的瞬時頻譜的擴(kuò)散,如果無失真地傳輸該信號就要求有很寬的信道帶寬,這在信號傳輸中是無法實現(xiàn),唯一有效的途徑就是采用濾波技術(shù)限制頻譜,這就需要基帶濾波。基帶濾波是在時域上擴(kuò)展符號,如果設(shè)計的不好,在接收端將會引起嚴(yán)重的碼間干擾(ISI)。無碼間擾準(zhǔn)則可表示為:

平方根升余弦滾降濾波器有一個平滑的過渡帶,通過引入滾降系數(shù)來改變傳輸信號的成形波形,可以減少抽樣定時脈沖誤差所帶來的影響[5]。本設(shè)計中采用56階,滾降系數(shù)為0.35的平方根升余弦濾波器,每個符號抽樣8個點。系統(tǒng)中所設(shè)計的成形濾波器頻域響應(yīng)如圖3所示。

圖3 成形濾波器頻域響應(yīng)圖Fig.3 Frequency response diagram of the shape filter

2.1.2 NCO模塊設(shè)計

數(shù)控振蕩器NCO可以在高時鐘頻率下通過相位累加來實現(xiàn),相當(dāng)于一個給定頻率發(fā)生器產(chǎn)生一個理想的正弦或余弦波樣本。NCO的輸出頻率可表示為:

其中,Bθ(n)表示查找表地址的位數(shù),Δθ表示采樣周期相位增量,fclk是系統(tǒng)時鐘。

該NCO的設(shè)計是在FPGA中采用查表法來實現(xiàn),它主要由地址累加器和儲存正弦值的ROM表組成。系統(tǒng)時鐘clk輸入按關(guān)鍵字的步長累加相位地址,讀出對應(yīng)ROM中的幅度值。查找表的存儲調(diào)用了ALTERA公司提供的波形數(shù)據(jù)存儲器LPM_ROM文件來實現(xiàn)。LPM_ROM是在Quartus II8.0中使用Mega Winzard Plug-In Manager來創(chuàng)建定制的。在創(chuàng)建的同時對其參數(shù)進(jìn)行初始化設(shè)置,使Quartus II8.0編譯器自動地在EP2C8Q208C8芯片中的EAB中實現(xiàn)ROM函數(shù)的合適部分。設(shè)計使用了22個邏輯單元,小于1%,節(jié)省了硬件資源。

2.1.3 DQPSK的頂層設(shè)計及仿真

DQPSK頂層模塊主要由3部分組成:差分串并轉(zhuǎn)換、成形濾波和正交調(diào)制。DQPSK調(diào)制仿真結(jié)果如圖4所示。

2.2 DA電路設(shè)計

HI5741是Harris公司生產(chǎn)的電流型14位D/A轉(zhuǎn)換器,+5 V和-5.2 V操作,最高轉(zhuǎn)換速率可達(dá)100 MHz,輸出信號為TTL/CMOS電平。轉(zhuǎn)換器提供20.48 mA的滿量程輸出電流并且包含一個輸出數(shù)據(jù)寄存器和帯隙電壓參考。低靈敏度干擾能量和優(yōu)良的頻域性能。由于HI5741采用了分離結(jié)構(gòu)可以消除由于輸入數(shù)據(jù)不對稱引起毛刺的脈沖。硬件連接電路如圖5所示。

圖4 DQPSK調(diào)制仿真圖Fig.4 Modulated simulation diagram of DQPSK

圖5 DA轉(zhuǎn)換器HI5741電路連接Fig.5 Circuit connection of HI5741 type DA converter

2.3 跳頻部分設(shè)計

2.3.1 DDS跳頻碼

式中,A31,A30,…,A1,A0,對應(yīng)于 32 位碼值(0 或 1)。 當(dāng) A0=1,其他為0時,則輸出頻率最低,即分辨率當(dāng)A31=1,而 A30,…,A1,A0,均為 0 時輸出頻率最高在實際工程中,受到低通濾波器的限制,一般輸出的頻率foutmax≈40%fc。這時一周期只有兩個取樣點,根據(jù)Nyquist定理已達(dá)到抽樣定理的最小允許值,A31=1,以下碼值只能取0。

在108~155.975 MHz的帶寬內(nèi),頻率最小間隔大于2.5 MHz,將規(guī)定的帶寬分為16個跳頻點,由于在實際應(yīng)用中,還有一些點的雜散信號很大,而且離主頻很近,無法去除。所以應(yīng)該避免輸出這些頻點。這些頻點為靠近fc/3、fc/4、fc/5、fc/6……的頻點。跳頻點數(shù)為16,并基于頻率轉(zhuǎn)換公式k=計算所對應(yīng)的32位碼值。

2.3.2 跳頻圖案設(shè)計[6]

跳頻圖案采用對偶寬間隔跳頻序列,基于m序列,利用非連續(xù)抽頭(L-G)模型,構(gòu)造寬間隔跳頻偽隨機(jī)序列,自相關(guān)性能、互相關(guān)性能較高接近最佳跳頻序列族,提高信號的抗干擾性。設(shè)計中基于L-G模型的非連續(xù)抽頭模型,采用本原多項式x10+x3+1設(shè)計跳頻序列,跳頻碼生成公式如下:

本設(shè)計令u0=0,u2=0,u4=0,則生成跳頻序列如下:

S0=15 7 15 6 14 4 13 1 11 2 14 4 13 8 2 9 5 11 2 7…

跳頻序列由FPGA生成并按寬間隔對偶要求輸出如圖6所示。

圖6 FPGA生成寬間隔對偶跳頻序列Fig.6 FPGA produced dual hopping frequency sequence with given minimum gap

2.3.3 跳頻硬件架構(gòu)

跳頻硬件電路核心是AD9951,硬件連接如圖7所示。該芯片內(nèi)置400 MS/s時鐘,內(nèi)含14位DAC,相位、幅度可編程,有32位頻率控制字、相位偏移字,可用串行I/O控制,采用1.8 V電源供電,可4~20倍倍頻,支持大多數(shù)數(shù)字輸入中的5 V輸入電平,可實現(xiàn)多片同步[7-8]。通過送入設(shè)置,送入地址碼和跳頻碼,實現(xiàn)信號的跳頻產(chǎn)生。AD9951控制時序如圖8所示。

圖7 FPGA與AD9951硬件連接圖Fig.7 Hardware connection circuit diagram of FPGA and AD9951

圖8 AD9951控制時序Fig.8 Controlled time sequence of AD9951

2.3.4 濾波放大電路

針對相位舍位誤差造成的雜散、幅度量化誤差造成的雜散和DAC非理想特性造成的雜散等3個主要諧波干擾源。且考慮到濾波緩沖放大電路與已有的DDS的PCB板之間的電路的接口可能會帶來較大的干擾,必須對AD9951輸出頻率進(jìn)行濾波處理。橢圓型濾波器在通帶內(nèi)和阻帶內(nèi)都有等波紋的起伏,比巴特沃斯和切比雪夫有更陡的下降梯度,過渡帶陡峭,在相同性能指標(biāo)下,橢圓濾波器所需的階數(shù)更小[9]。設(shè)計借助Multisim 10.1高頻電路仿真軟件設(shè)計了9階橢圓低通濾波電路,截至頻率為160 MHz,通帶內(nèi)的衰減低于0.2 dB。

圖9 濾波放大電路Fig.9 Circait of filtering and amplification

3 軟件設(shè)計

根據(jù)系統(tǒng)需求,采用QuartusⅡ8.0開發(fā)平臺,使用VHDL語言編寫FPGA器件執(zhí)行程序,軟件設(shè)計流程如圖10所示。

系統(tǒng)上電復(fù)位,等待MCU啟動發(fā)送信號,各個模塊配置完成,選擇同步發(fā)送時鐘,等待同步幀頭發(fā)送,同步幀頭以每秒鐘400跳的速率發(fā)送10次,同步幀頭發(fā)送完畢,選擇正常數(shù)據(jù)發(fā)送時鐘并向MCU產(chǎn)生中斷,從MCU緩存中索取數(shù)據(jù),MCU將數(shù)據(jù)傳遞給FPGA進(jìn)行基帶處理和中頻調(diào)制。

MCU中斷處理,MCU接收FPGA發(fā)出的中斷信號,將迅速響應(yīng)中斷,并組織數(shù)據(jù)為一大幀,進(jìn)行初級糾錯處理后,存入緩存,以備FPGA從MCU緩存中取數(shù)據(jù),保證了中頻調(diào)制數(shù)據(jù)的連續(xù)性。

4 結(jié)束語

依據(jù)跳擴(kuò)頻通信信號的需求,設(shè)計了以FPGA和DDS為架構(gòu),用VHDL語言編程實現(xiàn)的跳擴(kuò)頻信號發(fā)送系統(tǒng),該系統(tǒng)能以連續(xù)的4.8 Kb/s的速率、在108~155.975 MHz范圍內(nèi)寬間隔跳頻發(fā)送數(shù)據(jù)。本設(shè)計的主要優(yōu)點是采用了軟件無線電技術(shù),使用高速、高穩(wěn)定性和高可靠性的集成芯片,體積小重量輕,性價比高。實驗結(jié)果證明,該跳頻信號發(fā)送系統(tǒng)可在其外部參數(shù)可控的情況下,穩(wěn)定地傳送全頻段跳頻信號,具有較高的應(yīng)用價值。

圖10 軟件設(shè)計流程圖Fig.10 Flow chart of softwane design

[1] Proakis J G.Digital Communications[M].Fourth edition.McGraw-Hill Companies Inc, 2003:554-569.

[2] 楊小牛,樓才義,徐建良.軟件無線電原理與應(yīng)用[M].北京:電子工業(yè)出版社,2001:118-122.

[3] 李星.直擴(kuò)系統(tǒng)發(fā)射機(jī)的設(shè)計與實現(xiàn)[D].西安:西安電子科技大學(xué),2006.

[4] 蔣娜.QPSK調(diào)制解調(diào)研究與FPGA實現(xiàn)[D].成都:電子科技大學(xué),2005.

[5] 樊昌信,張甫翊,徐炳祥,等.通信原理[M].北京:國防工業(yè)出版社,2001:102-114.

[6] 梅文化.跳頻通信[M].北京:國防工業(yè)出版社,2005:28-39.

[7] Analog devices.AD9951 datasheet[EB/OL].[2005].http://www.analog,com/en/rfif-components/direct-digit-A1-synthesis-dds/AD9951/products/product.html.

[8] 龔玉梅.基于AD9951射頻正弦波信號發(fā)生器的設(shè)計[J].電子設(shè)計工程,2009,17(191):71-72.GONG Yu-mei.Design of RF sine wave generator based on AD9951[J].Electronic Design Engineering, 2009,17(191):71-72.

[9] 苗圃,張海濤,龐永星.基于DDS的低通濾波器設(shè)計與仿真[J].電子技術(shù)應(yīng)用,2010(36):52-56.MIAO Pu,ZHANG Hai-Tao,PANG Yong-Xing.Design and simulation of low pass-filter based on DDS[J].Application of Electronic Technique, 2010(36):52-56.

猜你喜歡
信號系統(tǒng)設(shè)計
Smartflower POP 一體式光伏系統(tǒng)
信號
鴨綠江(2021年35期)2021-04-19 12:24:18
WJ-700無人機(jī)系統(tǒng)
ZC系列無人機(jī)遙感系統(tǒng)
北京測繪(2020年12期)2020-12-29 01:33:58
完形填空二則
瞞天過海——仿生設(shè)計萌到家
基于FPGA的多功能信號發(fā)生器的設(shè)計
電子制作(2018年11期)2018-08-04 03:25:42
連通與提升系統(tǒng)的最后一塊拼圖 Audiolab 傲立 M-DAC mini
設(shè)計秀
海峽姐妹(2017年7期)2017-07-31 19:08:17
有種設(shè)計叫而專
Coco薇(2017年5期)2017-06-05 08:53:16
主站蜘蛛池模板: 欧美三级日韩三级| av天堂最新版在线| 亚洲欧美日韩天堂| 中文纯内无码H| 高清色本在线www| 中文纯内无码H| 亚洲无码精品在线播放| 污污网站在线观看| 欧美日韩高清| 国产91九色在线播放| 伊人久久婷婷五月综合97色| 国产91无毒不卡在线观看| 伊人国产无码高清视频| 91麻豆久久久| 区国产精品搜索视频| 尤物视频一区| 国产亚洲精久久久久久无码AV | 久久免费精品琪琪| 青草国产在线视频| 日韩无码真实干出血视频| 国产另类乱子伦精品免费女| 亚洲高清中文字幕| 91久久青青草原精品国产| 69av在线| 亚洲日本中文字幕乱码中文 | 成人小视频网| 国产日本欧美亚洲精品视| 动漫精品啪啪一区二区三区| 日韩人妻少妇一区二区| 亚洲人成日本在线观看| 72种姿势欧美久久久大黄蕉| 亚洲视频免费播放| 国产区在线看| 99激情网| 一本综合久久| 一级香蕉人体视频| 在线日本国产成人免费的| 国产自无码视频在线观看| 精品成人免费自拍视频| 日韩黄色精品| 精品国产黑色丝袜高跟鞋| 毛片手机在线看| 久久精品一品道久久精品| a在线亚洲男人的天堂试看| 最新国产麻豆aⅴ精品无| 在线免费看片a| 呦系列视频一区二区三区| 国产亚洲精久久久久久无码AV | 大香网伊人久久综合网2020| 亚洲一级无毛片无码在线免费视频| 亚洲日本www| 亚洲日本一本dvd高清| 91精品久久久久久无码人妻| 国产流白浆视频| 国产成人AV男人的天堂| 亚洲日产2021三区在线| 色国产视频| 真实国产乱子伦视频| 国产白浆视频| 日本欧美在线观看| 97国产在线播放| 婷五月综合| 久久精品aⅴ无码中文字幕 | 一级香蕉视频在线观看| 亚洲永久色| 国产va欧美va在线观看| 欧洲在线免费视频| 久久a毛片| 高清国产在线| 亚洲不卡无码av中文字幕| 免费国产一级 片内射老| www欧美在线观看| 91成人在线免费观看| 啪啪啪亚洲无码| 国产人前露出系列视频| 香蕉久久国产超碰青草| 久久毛片网| 国产精品视频观看裸模| 一级毛片在线免费看| 亚洲欧美不卡中文字幕| 制服丝袜在线视频香蕉| 91无码人妻精品一区二区蜜桃|