摘要:針對連通域標記算法運算量大、速度慢、硬件實現困難的缺點,提出一種適于現場可編程邏輯門陣列(FPGA)實現的二值圖像連通域快速標記的算法,并用VHDL,硬件開發語言在XILINX公司的FPGA上實現。實驗結果表明了該算法能對二值圖像復雜的連通關系正確標記.易于硬件實現。大大節約了硬件資源.電路結構簡單.滿足實時性要求。
現代電子技術2011年8期
1《師道·教研》2024年10期
2《思維與智慧·上半月》2024年11期
3《現代工業經濟和信息化》2024年2期
4《微型小說月報》2024年10期
5《工業微生物》2024年1期
6《雪蓮》2024年9期
7《世界博覽》2024年21期
8《中小企業管理與科技》2024年6期
9《現代食品》2024年4期
10《衛生職業教育》2024年10期
關于參考網