嵌入式系統(tǒng)
Altera基于模型的FPGA浮點DSP工具
Altera公司演示了使用FPGA的浮點DSP新設(shè)計流程,支持在FPGA中實現(xiàn)復(fù)數(shù)浮點DSP算法,包括集成在DSP Builder高級模塊庫中的Altera浮點DSP編譯器、Quartus II RTL工具鏈、ModelSim仿真器,以及MathWorksMATLAB和Simulink工具,簡化了FPGA的DSP算法實現(xiàn)過程。浮點設(shè)計流程結(jié)合并集成了算法模型和仿真、RTL產(chǎn)生、綜合、布局布線以及設(shè)計驗證級等。
Wind River豐富其嵌入式Linux平臺圖形化功能
風河近日發(fā)布Linux平臺升級套件Wind River Linux 4 Update Pack 2。新版本可使用最新的硬件及圖形驅(qū)動,兼容第三方應(yīng)用程序,也是市場上首款針對最新Intel和TI處理器提供從線路板到UI框架完全整合圖形軟件棧的商業(yè)化嵌入式Linux平臺。新版套件帶來多項新功能,并內(nèi)置多款最新版本的圖形應(yīng)用程序,提升了操作便利性、硬件支持能力和執(zhí)行效能,同時降低功耗。
模擬/電源
Intersil高速雙通道6A MOSFET驅(qū)動器
Intersil公司(推出業(yè)內(nèi)首款雙6A峰值電流驅(qū)動能力的雙通道MOSFET驅(qū)動器——ISL89367。此款獨特器件為設(shè)計人員提供了高速驅(qū)動多個并聯(lián)大電流功率MOSFBT的集成解決方案,適用于開關(guān)電源、電機驅(qū)動器和D類放大器等應(yīng)用。該驅(qū)動器的快速上升和下降時間可確保較低的功率損耗從而顯著提升效率。可編程開關(guān)延遲時間可有效防止MOSFET之間的共通,并允許進行優(yōu)化設(shè)計,以達到最高的效率和減小電磁干擾。
恩智浦無偏置電壓I2C總線緩沖器
恩智浦半導(dǎo)體(NXP)首款無偏置電壓12C總線緩沖器PCA9525和PCA9605允許系統(tǒng)設(shè)計師隔離電容并與其他總線緩沖器接口。這些突破性的總線緩沖器采用無偏置記分板法來確定信號方向,而非采用定向引腳和偏置電壓來控制方向、防止閂鎖。……