摘要:NI公司以PXIe硬件系統為基礎的LabVIEW FPGA模塊可以達到嚴格實時性的要求,采用此系統可以實現雷達接收系統的硬件仿真。實驗結合雷達數據傳輸過程嚴格的時間計算,重點介紹了LabVIEW FPGA模塊FIFO的工作原理及其深度的設定方法,詳細說明了LabVIEW FPGA的數據控制、傳輸過程,并采用特殊的數據源,仿真了雷達系統并檢驗了數據傳輸的過程,實驗結果達到了預期目的,證實了實驗方法的正確性。
關鍵詞:雷達系統;FIFO緩存;脈沖信號;實時性
中圖分類號:TN958—34 文獻標識碼:A 文章編號:1004 373X(2012)15—0001—03