999精品在线视频,手机成人午夜在线视频,久久不卡国产精品无码,中日无码在线观看,成人av手机在线观看,日韩精品亚洲一区中文字幕,亚洲av无码人妻,四虎国产在线观看 ?

基于DSP+FPGA的高速數(shù)據(jù)處理與存儲系統(tǒng)設(shè)計

2015-06-05 05:22:42劉歡邢輝北京環(huán)境特性研究所北京100859
關(guān)鍵詞:系統(tǒng)設(shè)計

劉歡,邢輝(北京環(huán)境特性研究所,北京 100859)

基于DSP+FPGA的高速數(shù)據(jù)處理與存儲系統(tǒng)設(shè)計

劉歡,邢輝
(北京環(huán)境特性研究所,北京 100859)

針對信號處理數(shù)據(jù)量大、實時性要求高的特點,從實際應(yīng)用出發(fā),設(shè)計了以雙DSP+ FPGA為核心的并行信號處理模塊。為了滿足不同的信號處理任務(wù)需求,F(xiàn)PGA可以靈活地選擇與不同的DSP組成不同的信號處理結(jié)構(gòu),同時為滿足大數(shù)據(jù)存儲要求設(shè)計了可方便網(wǎng)絡(luò)控制的數(shù)據(jù)存儲模塊。模塊之間可以通過自定義LVDS接口實現(xiàn)互聯(lián),組成一個系統(tǒng)。

實時性;雙DSP+FPGA;數(shù)據(jù)存儲

0 引言

隨著科學(xué)技術(shù)的飛速發(fā)展,在無線通信、軍事、工業(yè)、圖像和醫(yī)療等領(lǐng)域高速大數(shù)據(jù)采集已經(jīng)成為信號處理系統(tǒng)中不可或缺的部分,這就意味著在現(xiàn)代實時信號處理領(lǐng)域,在有限的時間內(nèi),需要處理和存儲的數(shù)據(jù)量更大,同時為達(dá)到實時性,還要求信號處理系統(tǒng)具有多任務(wù)并行處理能力,這就對信號處理系統(tǒng)的處理能力提出了更高要求。與此同時,無論是雷達(dá)信號目標(biāo)識別還是可見光的目標(biāo)識別,都需要采集大量數(shù)據(jù)加強(qiáng)數(shù)據(jù)庫建立,從而用來分析目標(biāo)識別算法的性能,這無疑對數(shù)據(jù)存儲提出了挑戰(zhàn)。針對這些問題,本文采用兩片ADI公司的ADSP TS201設(shè)計了多 DSP松耦合的并行數(shù)字信號處理模塊,并以兩片Xilinx公司的Spartan3AN系列中的XC3S1400AN和TI公司的DP83865為核心設(shè)計了高速大容量、可以通過網(wǎng)口進(jìn)行控制的數(shù)據(jù)存儲模塊,模塊之間通過鏈路口橋接構(gòu)成一個系統(tǒng)。

1 芯片選型

1.1FPGA選擇

FPGA 選擇 Xilinx公 司 的 Spartan3AN 系 列 中 的XC3S1400AN,此芯片含有 502個 I/O管腳[1]可以靈活地與DSP互聯(lián),同時可配成227對差分對,擴(kuò)展成LVDS總線用于高速數(shù)據(jù)傳輸。選擇此芯片的另一個優(yōu)點是片內(nèi) Flash達(dá)到 16 Mbit,可將程序直接固化到片內(nèi),簡化了外圍結(jié)構(gòu)。

1.2信號處理芯片選擇

ADSP TS201是 ADI公司推出的一款性能極高的靜態(tài)超標(biāo)量處理器,對大的信號處理任務(wù)和通信結(jié)構(gòu)進(jìn)行了優(yōu)化,具有適合多DSP并行處理的突破性體系結(jié)構(gòu),可廣泛應(yīng)用于大存儲量、高性能、高速度的信號處理和圖像處理系統(tǒng)中[2]。TS201的主要性能指標(biāo)如下:

(1)最高工作主頻可達(dá)600 MHz,指令周期為1.67 ns,可支持單指令多數(shù)據(jù)(SIMD)操作;

(2)6位定點處理能力達(dá)4 800 MMAC/s,是C64X的1.6倍;浮點處理能力是C67X的2.6倍;

(3)DSP之間 LINK口通信可以達(dá)到單向最大速率為600 MB/s,雙向1.2 GB/s;

(4)獨立的片內(nèi)總線(4條 128位數(shù)據(jù)總線,4條 32位地址總線)可提供4 GB的尋址空間;

(5)可通過共享總線提供無縫連接以用于片內(nèi)集成總線的仲裁控制;

(6)片上SDRAM控制器和片上DMA控制器可提供14條DMA通道。

2 信號處理體系設(shè)計

信號處理器可非常方便地構(gòu)建簡單的處理系統(tǒng),也可以利用其多處理器接口和資源方便地構(gòu)建多處理器系統(tǒng)。由于TS201特有的鏈路口具有強(qiáng)大的數(shù)據(jù)傳輸能力,在構(gòu)成多處理器系統(tǒng)時,既可以構(gòu)建總線共享的多處理器系統(tǒng)(緊耦合系統(tǒng)),又可以構(gòu)建鏈路口耦合系統(tǒng)(松耦合系統(tǒng))。以此為基礎(chǔ)還可以構(gòu)建總線共享和鏈路口耦合相結(jié)合的混合耦合系統(tǒng)[3-4]。松耦合系統(tǒng)是典型的鏈路口共享的多處理器體系結(jié)構(gòu)。其系統(tǒng)組成框圖如圖1所示。

圖1 松耦合體系組成框圖

緊耦合多處理器系統(tǒng)是一種典型的總線共享的多處理器體系結(jié)構(gòu),其系統(tǒng)組成框圖如圖2所示。

圖2 緊耦合體系組成框圖

混合耦合多處理器體系結(jié)構(gòu),其系統(tǒng)組成框圖如圖3所示。

圖3 混合耦合體系組成框圖

與其他兩種耦合相比,松耦合系統(tǒng)無需總線仲裁,所以編程控制較為簡單,另一方面由于松耦合系統(tǒng)結(jié)構(gòu)簡單,PCB實現(xiàn)較容易,本文根據(jù)實際需求選擇松耦合系統(tǒng)體系。

3 系統(tǒng)硬件設(shè)計

高速數(shù)據(jù)并行處理與存儲系統(tǒng)在標(biāo)準(zhǔn)的CPCI板卡上,按功能區(qū)域劃分設(shè)置2片TS201,2片XC3S1400AN,1片DP83865芯片和6片MT29F256G08AUCAB,實現(xiàn)多處理器綜合處理的超強(qiáng)處理和存儲能力,系統(tǒng)框圖如圖4所示。

圖4 信號處理與存儲系統(tǒng)組成框圖

3.1信號處理單元硬件設(shè)計

信號處理單元的運算結(jié)構(gòu)具有靈活性和可裁減性,F(xiàn)PGA可以靈活地選擇與不同的DSP組成不同的計算結(jié)構(gòu),滿足不同運算量的需求。對于運算量較小的任務(wù),可以只使用FPGA和DSP1完成信號處理任務(wù);而FPGA和兩個DSP組合在一起可以完成運算量更大的任務(wù);同時為保證系統(tǒng)數(shù)據(jù)傳輸?shù)膶崟r性,本硬件平臺在各級流水之間提供高速靈活的數(shù)據(jù)傳輸通道。FPGA與2片DSP采用高速通用總線和鏈路口互連。2片DSP之間采用LinkPort互連。

DSP本身就帶有 24 Mbit內(nèi)存,為了進(jìn)一步提高硬件平臺的存儲能力,使之能夠進(jìn)行一些復(fù)雜的數(shù)據(jù)處理,為DSP配置了高速SDRAM。硬件平臺的另一大特點是配置的靈活性。DSP1作為主DSP通過Link口完成第二片DSP的程序加載,由于本系統(tǒng)采取標(biāo)準(zhǔn)的CPCI板卡設(shè)計,便于不同處理系統(tǒng)的級聯(lián),不同的系統(tǒng)之間若要求時序統(tǒng)一,則可以通過Link口統(tǒng)一加載程序。

3.2存儲單元硬件設(shè)計

存儲單元控制采用千兆以太網(wǎng)接口,可以方便地與普通計算機(jī)互連。方案如圖5所示。

圖5 存儲單元方案設(shè)計

DSP處理的數(shù)據(jù)通過 Link口發(fā)往存儲單元,在FPGA內(nèi)將 Link口協(xié)議轉(zhuǎn)換成相應(yīng)的位數(shù)據(jù)寫到 NAND FLASH存儲起來。可根據(jù)實際存儲需求配置不同容量和數(shù)量的FLASH芯片[5-6]。

千兆以太網(wǎng)模塊既完成存儲器與上位機(jī)通信的功能,又作為數(shù)據(jù)輸出接口。千兆以太網(wǎng)接口的物理層由物理層芯片DP83865實現(xiàn),物理層以上協(xié)議在FPGA內(nèi)部實現(xiàn)。數(shù)據(jù)傳輸采用UDP協(xié)議,上位機(jī)應(yīng)用程序使用網(wǎng)絡(luò)編程與FPGA進(jìn)行通信,發(fā)送相應(yīng)的控制命令。主機(jī)可以通過發(fā)送上傳命令將存儲的信息讀出來。

4 系統(tǒng)軟件設(shè)計

軟件的外部接口主要有3種,如表1所示。

表1 軟件外部接口列表

系統(tǒng)上電以后信號處理單元以接收鏈路口中斷為觸發(fā)事件,驅(qū)動DSP處理器完成實時信號處理任務(wù),并在處理完成后將處理結(jié)果通過DSP鏈路口回送至信號源端由其他系統(tǒng)執(zhí)行相應(yīng)操作。

在信號處理的同時對信息數(shù)據(jù)及處理中間結(jié)果數(shù)據(jù)進(jìn)行存儲,以便進(jìn)行數(shù)據(jù)庫的建立及算法的分析改進(jìn)。信號處理與存儲系統(tǒng)軟件工作調(diào)度流程圖如圖6所示。

圖6 信號處理與存儲系統(tǒng)軟件調(diào)度流圖

5 結(jié)論

本文針對高速數(shù)據(jù)并行處理與存儲中存在的一些問題提出了高速信號并行處理與存儲系統(tǒng)。本系統(tǒng)采用ADI公司的 TigerSHARC處理器,每片 DSP處理器在600 MHz時鐘下提供 3.6 GFLOPS的 32位浮點運算能力,2片處理器的計算能力為7.2 GFlops@600 MHz。

在 Xilinx公司的芯片 XC3S1400AN上實現(xiàn)了 TS201 和FPGA的LVDS接口互連設(shè)計。

最終結(jié)果表明,在本文所提出的關(guān)鍵設(shè)計的要求下,LINK口通信能夠?qū)崿F(xiàn) DSP之間互連,板內(nèi) Link口的傳輸帶寬可以達(dá)到 800 MB/s,板間Link口的傳輸帶寬可以達(dá)到600 MB/s,由于本文要處理的數(shù)據(jù)不會大于20 MB/s,所以完全可以滿足數(shù)據(jù)傳輸要求。

擴(kuò)展LVDS總線主要用于信號處理單元向數(shù)據(jù)存儲單元收發(fā)信息,數(shù)據(jù)傳輸速率最大為20 MB/s,而LVDS總線的傳輸速率可以達(dá)到 250 MB/s,且通信數(shù)據(jù)傳輸無誤碼、穩(wěn)定。該結(jié)果說明了以FPGA為核心的數(shù)據(jù)存儲單元有效地提高了數(shù)據(jù)存儲的可靠性,實現(xiàn)了高速、穩(wěn)定的數(shù)據(jù)傳輸。

[1]Xilinx.Spartan-3 generation FPGA userguide[EB/OL].(2007-04-09)[2015-03-10].http://www.xilinx.com.

[2]ADSP-T S201 TigerSHARC process or hardware reference[Z].ADI,2004.

[3]馮小平,曹向海,鮑丹.TigerSHARC處理技術(shù)及其應(yīng)用[M].西安:西安電子科技大學(xué)出版社,2010.

[4]武岳.基于多 DSP的硬件平臺設(shè)計與調(diào)試[D].成都:電子科技大學(xué),2007.

[5]晏敏,龍小奇,章兢,等.開放式大容量 NAND Flash數(shù)據(jù)存儲系統(tǒng)設(shè)計與實現(xiàn) [J].微電子學(xué)與計算機(jī),2009,26(11):13-16.

[6]趙軍偉,李宏穆,莊阿龍,等.NandFLASH和 NorFLASH接口設(shè)計和驅(qū)動開發(fā)[J].嵌入式技術(shù),2009(14):40-43.

Design of high speed data paralle processing and storage system based on DSP+FPGA

Liu Huan,Xing Hui
(Beijing Institute of Environment Characteristics,Beijing 100859,China)

With the development of technical,data processing is characterized the theme as processing huge data and shorter processing time,especially real time processing are needed.Based on engineer need,a paralle signal processing card based on dual DSP+FPGA was developed.In order to meet the demand of different signal processing,F(xiàn)PGA can choose to cooperate with different DSP to implement different framework flexily.We designed a solid state data storage with large capacity which takes Gigabit Ethernet as control interface.System can be formed by these cards with user-defined LVDS,and it can afford high-speed data transmission channel.

real-time;dual DSP+FPGA;data storage

TP3

A

1674-7720(2015)15-0044-03

劉歡,邢輝.基于DSP+FPGA的高速數(shù)據(jù)處理與存儲系統(tǒng)設(shè)計[J].微型機(jī)與應(yīng)用,2015,34(15):44-46.

2015-05-10)

劉歡(1985-),通信作者,男,在讀研究生,主要研究方向:信號與信息處理。E-mail:liuhuanlf@sina.com。

邢輝(1979-),男,研究生,高級工程師,主要研究方向:信號與信息處理。

猜你喜歡
系統(tǒng)設(shè)計
Smartflower POP 一體式光伏系統(tǒng)
WJ-700無人機(jī)系統(tǒng)
ZC系列無人機(jī)遙感系統(tǒng)
北京測繪(2020年12期)2020-12-29 01:33:58
何為設(shè)計的守護(hù)之道?
《豐收的喜悅展示設(shè)計》
流行色(2020年1期)2020-04-28 11:16:38
基于PowerPC+FPGA顯示系統(tǒng)
半沸制皂系統(tǒng)(下)
瞞天過海——仿生設(shè)計萌到家
連通與提升系統(tǒng)的最后一塊拼圖 Audiolab 傲立 M-DAC mini
設(shè)計秀
海峽姐妹(2017年7期)2017-07-31 19:08:17
主站蜘蛛池模板: 国产JIZzJIzz视频全部免费| 免费一极毛片| 国产精品久久久久久久久| 欧美色亚洲| 欧美激情综合一区二区| 四虎永久在线| 久久久久久久久亚洲精品| 国产精品大尺度尺度视频| 亚洲国产高清精品线久久| 2021亚洲精品不卡a| 狠狠亚洲婷婷综合色香| 欧美不卡在线视频| 97se亚洲综合在线天天| 91在线一9|永久视频在线| 色欲色欲久久综合网| 午夜免费小视频| 亚洲天堂网在线视频| 欧美亚洲一二三区| 欧美天天干| 国产精品区视频中文字幕| 国产成人亚洲精品无码电影| 欧洲在线免费视频| 国产欧美另类| 日本国产精品一区久久久| 99久久国产综合精品女同| 亚洲欧美另类日本| 午夜爽爽视频| 色综合手机在线| 欧美激情综合一区二区| 激情在线网| 一级黄色欧美| 五月婷婷综合色| 国产97区一区二区三区无码| 日韩黄色大片免费看| 免费一级全黄少妇性色生活片| 免费一级无码在线网站 | 精品欧美视频| 国产情侣一区| 色综合久久综合网| 99在线视频免费观看| 亚洲综合日韩精品| 97色婷婷成人综合在线观看| 国产第一福利影院| 亚洲综合18p| 国产欧美日韩一区二区视频在线| 亚洲国产精品日韩av专区| 2021最新国产精品网站| 啪啪永久免费av| 伊人福利视频| 日韩无码视频网站| 色综合中文字幕| 五月天香蕉视频国产亚| 青青操视频在线| …亚洲 欧洲 另类 春色| 亚洲Aⅴ无码专区在线观看q| 日本人妻丰满熟妇区| a级毛片免费播放| 欧美精品v| аⅴ资源中文在线天堂| 欧美在线精品一区二区三区| 亚洲精品制服丝袜二区| 国产黄色爱视频| 国产精品亚洲片在线va| 亚洲高清在线天堂精品| 国产美女视频黄a视频全免费网站| 亚洲中文字幕23页在线| 中文精品久久久久国产网址| 国产欧美日韩一区二区视频在线| 91尤物国产尤物福利在线| 高清不卡毛片| 最新国产网站| 成人免费一区二区三区| 亚洲二区视频| 91香蕉视频下载网站| 久久99久久无码毛片一区二区| www.youjizz.com久久| 亚洲国产综合精品中文第一| 日韩无码视频专区| 国产乱人免费视频| 手机在线免费毛片| 人妖无码第一页| 日韩欧美中文亚洲高清在线|