999精品在线视频,手机成人午夜在线视频,久久不卡国产精品无码,中日无码在线观看,成人av手机在线观看,日韩精品亚洲一区中文字幕,亚洲av无码人妻,四虎国产在线观看 ?

基于verilog的CRC算法的實(shí)現(xiàn)

2017-05-26 13:09:01洪向宇
中國新通信 2017年7期

洪向宇

【摘要】 循環(huán)校驗(yàn)碼具有良好的誤碼檢測和抗干擾能力,廣泛應(yīng)用于通信系統(tǒng)。本文從CRC原理探究串行算法,利用matlab對(duì)CRC串行算法進(jìn)行仿真,利用Verilog語言實(shí)現(xiàn)CRC校驗(yàn)?zāi)K,并最終驗(yàn)證設(shè)計(jì)的正確性。

【關(guān)鍵字】 循環(huán)校驗(yàn)碼 CRC

一、引言

循環(huán)校驗(yàn)碼(cyclic redundancy check, CRC)具有良好的誤碼檢測和抗干擾能力,可廣泛應(yīng)用于通信系統(tǒng)的編解碼技術(shù),提高通信系統(tǒng)的檢錯(cuò)能力。由于CRC為循化冗余檢驗(yàn)碼,因此CRC能夠檢出大部分突發(fā)長度錯(cuò)誤和所有奇數(shù)隨機(jī)錯(cuò)誤1。

在通信系統(tǒng)中,CRC編碼模塊常常作為通信系統(tǒng)的一部分出現(xiàn)的,因此CRC編碼模塊可使用硬件描述語言進(jìn)行設(shè)計(jì)實(shí)現(xiàn),利用可編程邏輯器件實(shí)現(xiàn)CRC模塊,既滿足了模塊對(duì)校驗(yàn)時(shí)鐘及速度的需求,也能夠直接簡便的實(shí)現(xiàn)CRC模塊的硬件電路。本文基于Verilog語言,利用串行算法實(shí)現(xiàn)了16位校驗(yàn)的CRC模塊并利用matlab對(duì)算法進(jìn)行驗(yàn)證。

二、CRC串行算法

CRC校驗(yàn)碼依據(jù)線性編碼原理2。對(duì)于信源為n位的二進(jìn)制數(shù)據(jù)序列,經(jīng)過算法處理,即輸入信源與生成多項(xiàng)式進(jìn)行模二除法,所得余數(shù)生成m位校驗(yàn)碼。將m位校驗(yàn)碼放在信源序列的后面進(jìn)行數(shù)據(jù)傳輸,接收端以相同算法對(duì)接收數(shù)據(jù)進(jìn)行校驗(yàn)。收到信源信息,如未發(fā)生誤碼,則接收到的校驗(yàn)位應(yīng)能夠被生成多項(xiàng)式模二整除。算法公式可表示為,

其中,xnD(x)為做n位移位運(yùn)算的信源序列,g(x)為生成多項(xiàng)式,P(x)|R(x)為模二除法的商和余數(shù)。

三、CRC算法的FPGA實(shí)現(xiàn)

由于并行插入16bit信源碼與串行的16bit信源碼序列是等效的,因此CRC串行與并行算法在電路級(jí)是等效的3。CRC算法中的模二除法可用硬件電路中的移位寄存器實(shí)現(xiàn)。

利用matlab可對(duì)算法進(jìn)行仿真,其中g(shù)為生成多項(xiàng)式,input為48bit測試向量,因?yàn)楸疚氖褂昧薈RC16校驗(yàn),因此測試向量需在幀尾補(bǔ)足16個(gè)0,變?yōu)?4bit串行數(shù)據(jù)。運(yùn)行代碼,生成測試校驗(yàn)碼R。

由于需對(duì)硬件電路進(jìn)行時(shí)序匹配,因此在verilog語言中分三個(gè)模塊實(shí)現(xiàn)CRC校驗(yàn),其中初始態(tài)idle對(duì)輸入進(jìn)行時(shí)序的匹配和對(duì)齊,shift狀態(tài)中設(shè)計(jì)移位寄存器,按照上述的算法實(shí)現(xiàn)移位計(jì)算,生成的校驗(yàn)位R(X)和din組成輸出,在信道中予以傳輸。

移位寄存器的代碼如下所示。其中g(shù)_sequence為生成多項(xiàng)式。

if shift_reg[15] <= shift_reg[14] ^ g_sequence[15];

……

shift_reg[0] <= dout_ram ^ g_sequence[0];

else shift_reg <= {shift_reg[14:0],dout_ram};

值得注意的是,由于硬件電路的時(shí)序特點(diǎn),在開始計(jì)算后的71個(gè)時(shí)鐘周期可輸出64bit數(shù)據(jù),這是由于計(jì)算16位CRC碼需要64個(gè)時(shí)鐘周期,輸出匹配會(huì)延遲3個(gè)時(shí)鐘周期。

利用modelsim對(duì)verilog代碼進(jìn)行仿真,如圖1所示,對(duì)比輸出的校驗(yàn)碼,為R=[1 1 0 0 1 0 1 1 1 0 1 1 1 1 1 0],與matlab代碼的輸出一致。

四、仿真與驗(yàn)證

一般的 CRC 校驗(yàn)碼生成器即可編碼又可解碼, 編碼用于對(duì)輸入數(shù)據(jù)計(jì)算 CRC 校驗(yàn)碼, 解碼用于驗(yàn)證接收到的數(shù)據(jù)是否正確, 其兩個(gè)過程對(duì)于CRC 校驗(yàn)碼生成器是一樣的4。

利用modelsim對(duì)Verilog代碼進(jìn)行仿真,測試的48bit信源序列通過CRC校驗(yàn)?zāi)K輸出64bit序列,如圖2所示。

將64bit數(shù)據(jù)導(dǎo)出,導(dǎo)入matlab CRC校驗(yàn)進(jìn)行驗(yàn)證,其中input為modelsim輸出的64bit序列。通過運(yùn)算得出一維0矩陣,有算法可知,本文設(shè)計(jì)的CRC校驗(yàn)?zāi)K能夠?qū)崿F(xiàn)誤碼校驗(yàn)功能。

參 考 文 獻(xiàn)

[1]現(xiàn)代通信原理 清華大學(xué)出版社

[2] CRC - 16算法與 FPGA實(shí)現(xiàn),羅志聰 ,孫奇燕 四川兵工學(xué)報(bào) 35-5

[3]基于Verilog的CRC并行實(shí)現(xiàn) 黃維超 劉橋 黃初華 微計(jì)算機(jī)信息 2009.25 10-3

[4] CRC 校驗(yàn)碼并行計(jì)算的 FPGA 實(shí)現(xiàn) 張樹剛, 張遂南, 黃士坦 計(jì)算機(jī)技術(shù)與發(fā)展,2007 2 2

主站蜘蛛池模板: 日本在线免费网站| 亚洲天堂啪啪| 91小视频在线| 91激情视频| 国产成人av大片在线播放| 亚洲综合精品香蕉久久网| 伊人久久大香线蕉影院| 欧美视频二区| 中文字幕调教一区二区视频| аv天堂最新中文在线| 少妇露出福利视频| 精品国产免费观看一区| 性69交片免费看| 97成人在线观看| 2020极品精品国产| 日韩视频福利| 九九视频免费看| 3344在线观看无码| 欧美成人a∨视频免费观看 | 午夜久久影院| 国产亚洲日韩av在线| 亚洲三级成人| www.精品国产| 国内a级毛片| 久久精品最新免费国产成人| 免费无码AV片在线观看国产| 狠狠躁天天躁夜夜躁婷婷| 青青草原国产av福利网站| 午夜色综合| 丁香婷婷在线视频| 日a本亚洲中文在线观看| 日本AⅤ精品一区二区三区日| 欧美成人综合在线| 国产欧美在线视频免费| 欧美成人怡春院在线激情| 亚洲三级电影在线播放| 国产毛片片精品天天看视频| 538国产在线| 亚洲国产精品不卡在线| 粉嫩国产白浆在线观看| 亚洲最大情网站在线观看 | 亚洲无码电影| 91区国产福利在线观看午夜| 国产亚洲视频在线观看| 亚洲乱码在线播放| 91久久夜色精品| 欧美自慰一级看片免费| 欧美日一级片| 五月天福利视频| 免费a在线观看播放| 天天综合网色| 国产产在线精品亚洲aavv| 91福利免费视频| 亚洲伊人天堂| 免费在线不卡视频| 九色综合视频网| 国产一区二区三区视频| 青青操视频免费观看| 激情网址在线观看| 强奷白丝美女在线观看| 日韩毛片免费| 999国内精品久久免费视频| 中文字幕av无码不卡免费| 国产免费羞羞视频| 性色生活片在线观看| 天天婬欲婬香婬色婬视频播放| 熟妇无码人妻| 日韩国产另类| 国产精品粉嫩| 澳门av无码| 成年A级毛片| 思思99思思久久最新精品| 亚洲婷婷在线视频| 福利在线不卡一区| 免费国产一级 片内射老| 中文字幕欧美日韩高清| 福利在线不卡一区| 91视频99| 亚洲swag精品自拍一区| AV无码一区二区三区四区| 欧美特黄一级大黄录像| 国产第一页亚洲|