李靖
摘要:隨著近幾年來我國科學技術都不斷進步,計算機技術也漸漸成為了我國目前為止的主流技術,計算機技術目前為止一定要用到我國各個領域當中,同時也存在著與多DSP多FPGA同時并行等問題,為解決上述問題設計了以DSP和FPGA信息處理系統核心的處理器,通過外設接口進行智能信息處理的系統,同時,該系統在運行過程中,并且能多像處理圖像信息,然后再實現信息完美處理化的基礎上,對圖像信息進行參數數據的優化,本人將詳細分析嵌入式計算機智能圖像信息處理系統設計與實現,提出相應的詳細步驟。
關鍵詞:嵌入式計算機;智能圖形信息處理;系統設計與實現
中圖分類號:TP273 文獻標識碼:A 文章編號:1007-9416(2018)09-0158-02
1 嵌入式計算機智能圖像信息處理系統的總體設計與實現
智能圖像信息處理與算法運算是一項非常龐大且復雜的智能運行系統工具,在設計過程中以DSP與FPGA為運行核心,前者可以通過高等算法對一些圖像數據進行仔細處理,提高數據圖像的處理速度,后者可以通過對信息傳輸進行優化處理提高信息傳輸速度,再以上述兩種為運行核心的情況下采用市場上質量精良的可編輯邏輯芯片,增加幾項功能比如時序輔助功能,圖像預處理功能等。
2 視頻信號轉換設計與實現
2.1 從模擬視頻中提取圖像
在模擬視頻中提取圖像一般必須進行數據轉換和信息處理,在進行數據轉換和信息處理過程中,視頻從其中提取圖像必須要經過數據處理,數據優化以及信息傳導等幾種方式才可以真正將視頻信號提取出來,問你視頻信號在一定程度上都是由相應的計算算法數據優化等信息構成的,所以在提取過程中一定要對于針對數據處理速度如何信息提取速率進行優化設置,同時模擬信號以及數據處理也是視頻信號轉換設計與實現的核心任務之一,為保證數據的同時性處理,所以在進行文你視頻信號提取過程中,特別重視參數等一系列信息的提取。
2.2 通過FPGA實現控制模塊
圖像數據處理模塊是本文嵌入式計算機圖像優化信息處理系統中的核心模塊,在模塊設計過程中一定要將運算模塊的資源分配到各個軟件上,通過FPGA實現控制模塊,FPGA實現控制模塊不單單是實現數據處理速度優化,同時也是對參數信息等處理的速度得到大大提升,圖像數據處理模塊是嵌入式計算機圖像優化信息處理系統中的核心模塊,為保證控制模塊能夠正常運行就一定要采用最優的數據計算方法。
2.3 多級放大信號實現視頻輸出
多級放大信號可以實現視頻的穩定輸出,在以往我國的視頻輸出運用過程中僅僅使用單一的視頻信號進行視頻輸出,而在本文所提到的嵌入式計算機智能圖像信息處理系統中,采用多級放大信號實現視頻輸出。不僅能夠保證視頻信號的輸出快速穩定,同時也能夠保證對于數據傳輸速率得到有效提升穩固傳輸頻率,穩固傳輸頻率才能夠控制好視頻的幀數提高視頻輸出效率優化視頻輸出質量,在控制好多級放大信號頻率的同時也要控制好對視頻參數的檢測,只有再度地方打信號頻率與視頻輸入頻率同步運行的過程中才可以將視頻完美輸出,提高視頻輸出的整體質量[1]。
3 圖像數據處理設計與實現
3.1 系統的核心模塊處理圖像信息
系統的核心模塊包括兩塊,第一是模擬視頻中提取圖像部分 第二是通過FPGA實現控制模塊,系統的核心模塊在處理圖像信息過程中分兩步驟進行處理。第一是核心模塊的整體組成部分,他是否能夠將模塊的整體運行速度得到提升,第二就是處理圖像信息。在系統的核心模塊設計過程中,采用了FPGA與DSP相結合的核心模塊處理數據通過不同的數據算法可以大大提高數據處理速率,通過后期的模塊控制以及數據信號的特殊處理,不僅能夠提高核心模塊處理圖像信息的數據同時也能夠優化圖像信息的幀數,系統的核心模塊處理圖像信息是圖像處理,處理設計與實現任務過程中的核心任務之一,控制好數據處理速度,運用好邏輯編輯芯片,可以更好地提供好圖像的整起質量。
3.2 FPGA芯片通過解碼器同步信號
FPGA芯片通過解碼器同步信號可以將各個幀數的信息進行統一規劃,實現分幀解析。根據系統中的兩種芯片的數據算法可以對數據的提取和幀數的提取有效的控制提高優化程度,兩種編輯邏輯芯片可以在很大程度上提高緩存,通過DSP芯片以及FPGA芯片的高度算法和低度算法通然后運用解碼器將幀數與信號進行同步,嵌入式計算機智能圖像信息處理系統的核心目標以及任務就是能夠將圖像完美的展現在計算機平面兒上。通過整體設計將圖像傳輸出來的信息數據進行優化出來的圖像質量相比于以往的圖像處理技術和擁有更好的效果[2]。
4 數據通信模塊設計與實現
4.1 基于DPS的千兆以太網總設計
為保證嵌入式計算機信息運輸速度,就要在基于DPS芯片運算算法的基礎上設計千兆以太網,在欽州以太網總設計的基礎上,要包含兩部分,一個是硬件設計,一個是軟件設計,針對硬件設計我們將會采用最好的信號網絡,選用最好的信息電纜進行數據傳輸,保證數據通信模塊可以實現高速率通信,高速率傳輸數據,同時在傳輸數據過程中不產生任何卡頓現象,在基于DPS芯片的千兆以太網總設計過程中,針對硬件設計一定采用特別棒的硬件來成為系統運行的承載,在針對軟件設計基礎上,一定要采用好平衡好整體的系統運行方法,保證千兆以太網能夠真正實現其自身的運營價值,保證運營價格的基礎上才可以真正實現數據通信模塊化。
4.2 基于DPS的千兆以太網的硬件設計
在進行硬件設計過程中要選擇DSP芯片作為核心任務處理器,同事有選擇多接口的信號處理器,在進行千兆以太網硬件設計過程中第一,要考慮到硬件運行過程中所產生的大量消耗第二要考慮到千兆以太網的運輸速率是否能夠承載該硬件的使用,最近硬件設計過程中一定要考慮到整體運行速率是否能夠在這個網絡速率下進行圖像數據的處理,硬件設計是千兆以太網的硬件設計在很大程度上都是以太網在運行過程中必要的基礎設施之一。
4.3 基于DPS的千兆以太網的軟件設計
在設置千兆以太網的軟件設計過程中一定要注重對ip地址的設置,當ip地址可以接觸到設置之后,將會接觸到一個中斷設置,中斷設置以及中的程序將會建立一個偵查窗口,當軟件將會檢查到上位機有那個數據傳送的信號時,會將一個中斷信號發送到DSP芯片上,DSP芯片將會接收到信號對該系統的核心控制器進行訪問,軟件將會接收到一個特別的偵察信號通過偵查信號軟件將會對圖像信息進行數據包形式進行傳送,當傳送到固定ip位置后,中斷程序將會從硬件的中斷過程當中回送到軟件中斷。DPS的千兆以太網軟件設計,就是設計成立程序通過程序的運營將數據通過端口運輸到硬件上,以圖像信息的形式展現出來[3]。
5 結語
嵌入式計算機智能圖像信息處理系統設計與實現在設計與開發過程中主要重視硬件設計與軟件設計兩部分,通過硬件設計,提高硬件的整體質量以承載軟件的運行狀態,在計算機整體設計過程中,還要對以太網進行整體設計,在保證數據成像的效率時,也要保證數據傳輸效率,我國目前為止的傳統計算機圖像成型技術仍然存在很多缺陷,嵌入式計算機智能圖像信息處理系統的設計與實現可以在很大程度上改善相應問題提高信息成像的速率,本文對嵌入式計算機。智能圖像系統的設計與實現進行了仔細的闡述與分析,希望通過本次產術可以為我國的嵌入式計算機圖像成型技術題目一定幫助,并且促進我國計算機產業的快速發展,實現計算機的優質良性循環發展,保證我國的科學技術快速進步。
參考文獻
[1]梁明亮,孫逸潔.嵌入式智能小車的設計與實現[J].制造業自動化,2012,(22):93-95+100.
[2]吳錫強.探析嵌入式圖像處理系統的設計與實現[J].計算機光盤軟件與應用,2015,(03):285-286.
[3]宋凱,嚴麗平,甘嵐.嵌入式圖像處理系統的設計與實現[J].計算機工程與設計,2009,(19):14-16+23.