摘要:為了解決流水線結構模數轉換器(ADC)的高速度、高精度和大動態范圍兼顧問題,提出了一種改進的2.5b/級與1.5b/級結構相結合的系統設計方案。該系統中,流水線第1級采用2.5b/級結構,2~10級均采用1.5b/級結構,改進后的結構增大了系統的動態范圍,同時更加模塊化,降低了電路設計的復雜度。設計了2級Bicmos運算放大器,并提出了一種全新的應用于1.5b/級結構的差分比較器。所設計的運算放大器可同時實現高增益、大帶寬,電路速度快,不需要額外的補償電容,可應用于高頻環境,并具有較大的輸出擺幅。所設計的差分比較器電路簡化,節省了元件,不需電阻分壓網絡產生參考電壓,減小了芯片面積。ADC系統采用0.35μm Bicmos工藝技術和3.3V工作電壓,經仿真實驗,在100MHz的采樣頻率下,該系統的信噪比為73.7dB,對應的有效位為11.95b,無雜散動態范圍為87.4dB,實現了12位高分辨率和100MHz的高采樣速度。
關鍵詞:流水線;結構模數轉換器;運算放大器;比較器
中圖分類號:TP335 文獻標志碼:A 文章編號:0253—987X(2008)10—1204—05