任炳宇 戰蔭偉
摘要:采取基一4按頻率抽取FFT算法,設計一種可在FPGA上實現的64點、32位長、定點復數FFT處理器。基-4蝶形運算單元中采用六級流水線設計,并行處理4路輸入/輸出數據,能極大地提高FFT的處理速度。該設計采用VHDL描述的多個功能模塊,經Modelsim對系統進行邏輯綜合與時序仿真。實驗證明,利用FPGA實現64點FFT,運算速度快,完全可以處理高速實時信號。
現代電子技術2009年14期
1《師道·教研》2024年10期
2《思維與智慧·上半月》2024年11期
3《現代工業經濟和信息化》2024年2期
4《微型小說月報》2024年10期
5《工業微生物》2024年1期
6《雪蓮》2024年9期
7《世界博覽》2024年21期
8《中小企業管理與科技》2024年6期
9《現代食品》2024年4期
10《衛生職業教育》2024年10期
關于參考網