羅 怡 張 璐 馬玖凱
摘要:數字頻率計設計一般都是采用分立數字器件和集成模擬芯片來實現,其精度不太高,而且輸入信號范圍常常受到限制。一種采用可編程數字邏輯器件CPLD,將數字器件進行集成化,并配備高穩定度時鐘,對輸入模擬信號采用多路程控精密放大整形的技術,利用等精度測頻法,實現了對頻率的高精度測量。使得頻率測量范圍達到數十兆,精度超過10-7,輸入信號最小到10 mV。
關鍵詞:可編程數字邏輯器件CPLD;多路程控精密放大整形;等精度測頻;數字頻率計
中圖分類號:TM935文獻標識碼:B文章編號:1004-373X(2009)15-096-02