摘要:針對網絡通信安全問題,分析了3DES加密算法的原理,描述了該算法FPGA設計的高速實現,各個模塊均用硬件描述語言(VHDL)實現。系統最終在Xilinx ISE 10.1開發工具下進行編譯、仿真驗證及邏輯綜合,完成了對數據的加解密運算。仿真結果表明,該系統可廣泛應用于網絡安全產品及其電子安全設備中。
現代電子技術2011年18期
1《師道·教研》2024年10期
2《思維與智慧·上半月》2024年11期
3《現代工業經濟和信息化》2024年2期
4《微型小說月報》2024年10期
5《工業微生物》2024年1期
6《雪蓮》2024年9期
7《世界博覽》2024年21期
8《中小企業管理與科技》2024年6期
9《現代食品》2024年4期
10《衛生職業教育》2024年10期
關于參考網