隨著移動(dòng)互聯(lián)網(wǎng)的蓬勃發(fā)展,全球IP數(shù)據(jù)流量的也隨之激增。這給通信基礎(chǔ)設(shè)施設(shè)備提供商帶來挑戰(zhàn)和機(jī)遇——OEM和運(yùn)營商必須極大地提高網(wǎng)絡(luò)性能,同時(shí)控制資本支出,提高功率效率并支持新出現(xiàn)的通信技術(shù)。根據(jù)分析公司Infonefics提供的數(shù)據(jù),預(yù)計(jì)在未來四年,全球僅在無線接入網(wǎng)基站方面的支出預(yù)計(jì)將達(dá)到1970億美元。而作為選擇整個(gè)IP通信系統(tǒng)的核心部件——通信處理器,成為設(shè)備提供商們展開競爭的關(guān)鍵因素,通信處理器及其架構(gòu)的選擇決定了未來IP通信市場起跑線的位置。
早在1989年,飛思卡爾半導(dǎo)體便推出了業(yè)界首款多協(xié)議微處理器。飛思卡爾在確立了通信處理器市場之后,便長期位居這一市場的領(lǐng)導(dǎo)地位,其產(chǎn)品線的覆蓋廣度及深度均鮮有競爭者企及。2011年,飛思卡爾的MPC8309處理器正式上市。此舉將MPC830x Power0UICC II Pro處理器系列的應(yīng)用范圍進(jìn)一步擴(kuò)展到入門級(jí)工業(yè)和網(wǎng)絡(luò)應(yīng)用領(lǐng)域,為批發(fā)價(jià)格低于10美元的應(yīng)用范圍提供了最高的性能水平。
MPC8309處理器集成了e300c3內(nèi)核,并采用Power Architecture技術(shù),可以實(shí)現(xiàn)高達(dá)1.99 DMIPS/MHz的出眾性能,可在266 MHz到400 MHz的頻率范圍內(nèi)運(yùn)行。MPC8309內(nèi)核包括16KB的L1指令和數(shù)據(jù)緩存,雙整數(shù)和片上內(nèi)存管理單元(MMU)。該器件提供了一個(gè)16/32位片上DDR2內(nèi)存控制器,支持錯(cuò)誤檢查(ECC)功能,改善了性能和成本效益。由于MPC8309處理器還采用了飛思卡爾的QUICC引擎卸栽技術(shù),可以支持各種工業(yè)協(xié)議而不影響內(nèi)核處理器的性能。因此,MPC8309能夠在一個(gè)芯片上完成大多數(shù)競爭對(duì)手通常需要兩個(gè)芯片才能完成的任務(wù)(即:一個(gè)芯片提供處理器功能,另一個(gè)FPGA芯片用于提供協(xié)議支持)。MPc8309-處理器還增加了~,AkvX太網(wǎng)和現(xiàn)場總線支持,同時(shí)繼續(xù)支持IEEEl588定時(shí)同步。MPC8309提供的工業(yè)接口端口包括4x CAN、4x UARTS、SPI和SDIO。MPC8309允許客戶以更低的物料成本(BOM)獲得理想的應(yīng)用,如線路卡、工業(yè)應(yīng)用、WLAN接入點(diǎn)、智能NIC設(shè)備、智能電能網(wǎng)關(guān)以及通用控制功能等。(飛恩卡爾公司供稿)