摘 要:設計了一款嵌入FPGA的乘法器,該乘法器能夠滿足兩個18 b有符號或17 b無符號數的乘法運算。該設計基于改進的布斯算法,提出了一種新的布斯譯碼和部分積結構,并對92壓縮樹和超前進位加法器進行了優化。該乘法器采用TSMC 0.18 μm CMOS工藝,其關鍵路徑延遲為3.46 ns。
關鍵詞:布斯算法; 部分積; 92壓縮; 兩級超前進位加法器
中圖分類號: 文獻標識碼:A 文章編號:1004373X(2012)08015403
現代電子技術2012年8期
1《師道·教研》2024年10期
2《思維與智慧·上半月》2024年11期
3《現代工業經濟和信息化》2024年2期
4《微型小說月報》2024年10期
5《工業微生物》2024年1期
6《雪蓮》2024年9期
7《世界博覽》2024年21期
8《中小企業管理與科技》2024年6期
9《現代食品》2024年4期
10《衛生職業教育》2024年10期
關于參考網