2 0 1 4年3月,早春的上海,突然造訪的Synopsys公司董事長兼全球聯(lián)合首席執(zhí)行官A a r t de Geus博士在這里面向中國大陸的專業(yè)媒體,率先做了一系列針對IC設(shè)計、驗證和仿真的重要產(chǎn)品發(fā)布,為面對復(fù)雜SoC芯片設(shè)計的工程師解決挑戰(zhàn)提供了全新的解決方案。
Aart de Geus博士首先介紹的是業(yè)界最快的仿真系統(tǒng)ZeBu Server-3,新的Synopsys ZeBu Server-3構(gòu)建在經(jīng)過驗證的ZeBu Server架構(gòu)之上,它將性能提高了多達(dá)4倍,并使容量提升了3倍。這一等級的性能有助于系統(tǒng)級芯片(SoC)開發(fā)團(tuán)隊加快硬件/軟件開發(fā)初啟(bring-up)、啟動操作系統(tǒng)(OS)和全芯片驗證,實現(xiàn)更快的上市時間。另外,ZeBu Server-3還帶有完整信號可視性和集成Verdi3? 系統(tǒng)的綜合調(diào)試功能,其先進(jìn)的使用模式包括電源管理驗證以及帶有虛擬原型技術(shù)的混合仿真,支持架構(gòu)優(yōu)化和軟件開發(fā)。
導(dǎo)致游戲規(guī)則發(fā)生改變的IC Compiler II布局和布線解決方案,這是Aart博士帶來的第二個新產(chǎn)品。IC Compiler II是一種全功能的布局布線系統(tǒng),其核心是一種全新的多線程基礎(chǔ)架構(gòu),能夠處理例化單元數(shù)量大于5億的設(shè)計。為了充分體現(xiàn)其“可重新思考、可重新構(gòu)建和可重新使用”的開發(fā)策略,IC Compiler II基于行業(yè)標(biāo)準(zhǔn)的輸入和輸出格式,以及熟悉的界面和工藝技術(shù)文件,同時引進(jìn)了創(chuàng)新設(shè)計存儲功能。IC Compiler II從開發(fā)之初就關(guān)注全芯片級設(shè)計,部署新穎的設(shè)計規(guī)劃功能,并使其性能提升了10倍,內(nèi)存占用則減少了5倍。這使設(shè)計人員能夠快速地評估多種可選芯片布局方案,以確定設(shè)計實現(xiàn)的最佳起點。
Aart de Geus博士帶來的第三個好消息是,其Verification Compiler驗證編譯器解決方案開始供貨。……