999精品在线视频,手机成人午夜在线视频,久久不卡国产精品无码,中日无码在线观看,成人av手机在线观看,日韩精品亚洲一区中文字幕,亚洲av无码人妻,四虎国产在线观看 ?

一種DC到40 GHz測試結(jié)構(gòu)的設計

2014-08-20 18:29:21張迪李寶霞張童龍虞國良李晨汪柳
現(xiàn)代電子技術(shù) 2014年16期

張迪+李寶霞+張童龍+虞國良+李晨+汪柳平+于中堯+萬里兮

摘 要: 高速信號在傳輸?shù)倪^程中將遇到信號完整性的問題的困擾,尤其當信號速率超過10 Gb/s時,當傳輸結(jié)構(gòu)發(fā)生變化的時候,在導體之間傳輸?shù)膱鰧l(fā)生變化,傳輸過程的阻抗將發(fā)生變化。通過對傳輸結(jié)構(gòu)變化的地方進行修正,可以對阻抗變化進行一定的補償,減小結(jié)構(gòu)變化處帶來的信號反射,減小信號傳輸損耗,最終整個測試板在40 GHz時仿真損耗僅為1.1 dB,并通過兩個測試結(jié)構(gòu)對接進行了S參數(shù)和眼圖的測試評估。

關鍵詞: 阻抗匹配; 插損; 回損; TDR; 測試結(jié)構(gòu); 信號完整性

中圖分類號: TN964?34 文獻標識碼: A 文章編號: 1004?373X(2014)16?0127?04

Design of test structure for 40 GHz DC

ZHANG Di1, 2, LI Bao?xia1, 2, ZHANG Tong?long3, YU guo?liang3, LI Chen3, WANG Liu?ping1, 2, YU Zhong?yao1, 2, WAN Li?xi1

(1. Institute of Microelectronics, Chinese Academy of Sciences, Beijing 100029, China;

2. National Center for Advanced Packaging (NCAP China), Wuxi 214135, China; 3. Nantong Fujitsu Microelectronics Co., Ltd, Nantong 226006, China)

Abstract: High speed signal will meet the problems of signal integrity in the transmission process, especially for the signals with the speed more than 10 Gbps. When the transmission structure changes, the field between the conductors will change accordingly, and so will the transmission impedance. By amending the place where the transmission structure changes, the impendence can be compensated, the signal reflection from the place can be decreased, and then the signal loss will be minimized. The simulation transmission loss of the test board is only 1.1dB at 40 GHz. After two test boards connected together face?to?face, S parameters and eye?diagrams were measured for evaluation.

Keywords: impendence matching; insertion loss; return loss; TDR; test structure; signal integrity

0 引 言

信號完整性(Signal Integrity,SI)是電路系統(tǒng)中信號的質(zhì)量及信號在傳輸后仍保持在允許的誤差范圍內(nèi)的功能特征[1],尤其隨著集成電路和系統(tǒng)朝著大數(shù)據(jù),云計算,高性能等方向的發(fā)展,對于信號的傳輸速度有了越來越高的要求,芯片的速度也越來越高,尤其是光通信和光互聯(lián)的應用,更是讓信號速度的傳輸進一步提高,使得信號完整性面臨更嚴峻的考驗[2],同時,高速度的芯片和光通信芯片給傳統(tǒng)的測試平臺帶來了考驗,尤其是有需要進行光對準的光通信芯片,帶探針的VNA和眼圖測試更是無法滿足要求,本文研究了一種通用的測試結(jié)構(gòu),測試頻率可以高達40 GHz,通過將芯片wirebond到測試結(jié)構(gòu)上,可以使測試操作簡單,減小誤差,保證信號損耗控制在一定范圍內(nèi),保證信號的測量結(jié)果準確可靠。

1 傳輸線的阻抗理論和最小損耗理論

1.1 反射系數(shù)

信號沿著傳輸線傳輸?shù)臅r候,其路徑上的每一步都有相應的瞬態(tài)阻抗。無論什么原因使瞬態(tài)阻抗發(fā)生了變化,部分信號都將沿著與原傳播方向相反的方向反射,而另一部分繼續(xù)傳播,但幅度有所改變[3]。

反射的信號量由瞬態(tài)阻抗的變化量決定,如圖1所示,如果第一區(qū)域的瞬態(tài)阻抗是Z1,第二個區(qū)域是Z2,則反射信號和入射信號的幅度比[4]是:

[VreflectedVincident=Z2-Z1Z2+Z1=Γ] (1)

式中:[Vreflected]表示反射電壓;[Vincident]表示入射電壓;[Z1]表示信號最初所在區(qū)域的瞬態(tài)阻抗;[Z2]表示進入?yún)^(qū)域2的瞬態(tài)阻抗;[Γ]表示反射系數(shù),兩個區(qū)域阻抗差別越大,反射信號量就越大[5]。

圖1 傳輸過程中的阻抗變化

1.2 傳輸線小反射理論[6]

如圖2所示,當信號傳輸過程中遇到單節(jié)變換器的時候,局部反射和傳輸系數(shù)是:

[Γ1=Z2-Z1Z2+Z1] (2)

[Γ1=-Γ2] (3)

[Γ3=ZL-Z2ZL+Z2] (4)

[T21=1+Γ1=2Z2Z1+Z2] (5)

[T12=1+Γ2=2Z1Z1+Z2] (6)

圖2 單節(jié)阻抗變化過程中的反射和傳輸系數(shù)

把總的反射看成是無限多項的局部反射和傳輸系數(shù)的和(見圖3),如下式表示:

[Γ=Γ1+T12T21Γ3e-2jθ+T12T21Γ23Γ2e-4jθ+… =Γ1+T12T21Γ3e-2jθn=0∞Γn2Γn3e-2jθ] (7)

圖3 單節(jié)阻抗變化過程中的局部反射和傳輸

利用幾何級數(shù)[n=0∞xn=11-x]和式(2)~式(6),最后得出:

[Γ=Γ1+Γ3e-2jθ1+Γ1Γ3e-2jθ] (8)

若阻抗Z1,Z2之間以及Z2,ZL之間的不連續(xù)性很小,則有[Γ1Γ3]<<1,所以式(8)可以表示成:

[Γ=Γ1+Γ3e-2jθ] (9)

從式(8)可以看出總反射主要來自初始的Z1和Z2之間的不連續(xù)性的反射以及第一個Z2和ZL之間的不連續(xù)性的反射。e?2jθ是入射波在傳輸線上前后行進時產(chǎn)生的相位延遲引起的[7]。

2 板上走線和高頻接頭處的阻抗匹配設計

為使測試板在高頻的時候損耗近可能的小,測試板的走線的長度應該盡可能的小,為了使測量固定更方便,測試板選擇在一端接上K頭。芯片的焊盤間距為100 μm,芯片通過wirebond連接到測試板,為了減小wirebond的長度從而減小這部分wirebond帶來的損耗,測試板的板材為ROGERS4350B,經(jīng)過計算,另一端設計成寬70 μm,間距為30 μm的阻抗為50 Ω的GSGSG結(jié)構(gòu),如圖4所示。整個結(jié)構(gòu)的損耗由兩部分引起,一部分是高頻K頭與板子連接部分的損耗,另一部分是板子上走線的不規(guī)則性引起的阻抗失配。

圖4 測試板模型

2.1 高頻K頭連接器的優(yōu)化

將K頭(如圖5所示)連接到測試板上,因為結(jié)構(gòu)的變化引起阻抗的變化,使波從連接器傳到測試板的時候發(fā)生了反射,為了減小反射,需要對走線進行一定的阻抗匹配和補償,使得阻抗突變減小[8]。

圖5 高頻連接器

連接器的連接模型如圖6所示,連接器連接端測試板上的走線是共面波導形式,為了防止波向板子內(nèi)部傳輸,引起諧振,在信號線兩邊的地上打上過孔,過孔之間的距離小于[14]波長[9]。

為了減小連接器和板子連接處的損耗,連接器的連接頭處(圖6中標注1所示)與板子的連接處仿真了寬度分別為1 000 μm,880 μm,600 μm和300 μm四種結(jié)構(gòu)如圖7所示,仿真結(jié)果如圖8所示。

連接器的地的兩段(見圖5中的2和3標注的位置)有高的壁壘,引入了寄生電容,這種寄生電容使傳輸過程中的阻抗有所減小[10],為了補償這種減小,對測試板上的傳輸線的寬度進行了一定的修正(見圖9),并進行仿真來看TDR的變化,如圖10所示。

圖6 連接器與板子連接模型

圖7 連接頭處的四種線寬

圖8 四種結(jié)構(gòu)的TDR仿真結(jié)果

圖9 對測試板上的傳輸線寬度進行修正

從仿真結(jié)果可以看出,減小線的寬度減小了傳輸線的寄生電容,提高了特征阻抗,減小損耗。

圖10 三種結(jié)構(gòu)的TDR仿真結(jié)果

2.2 線的寬度的阻抗設計

測試板的走線從一端的寬70 μm到另一端的寬800 μm,走線的寬度變化肯定會引起阻抗的變化,由1.2中分析可知阻抗的變化會引起信號的反射,增大了傳輸?shù)膿p耗;最小反射理論可知,在阻抗微小變化的時候,結(jié)構(gòu)的反射系數(shù)主要跟起始的反射系數(shù)和最終的反射系數(shù)有關,為了減小這種損耗,測試板在走線設計的過程中采用漸變線的方式來控制阻抗,使得整條線的阻抗大約為50 Ω,設計了三種結(jié)構(gòu),如圖11所示,其中S,M,L表示的漸變線的長度依次增加。

圖11 三種線型結(jié)構(gòu)

三種結(jié)構(gòu)的漸變線的長度不同,從而引進的損耗不同,對三種結(jié)構(gòu)分別進行了仿真,結(jié)果如圖12所示。

圖12 S,M,L三種結(jié)構(gòu)的仿真結(jié)果

從仿真結(jié)果可以看出,漸變線長度適中的結(jié)構(gòu)損耗最小,漸變線短的結(jié)構(gòu)阻抗波動比較大,損耗比較大,漸變線長的結(jié)構(gòu)漸變過程比較長,版圖設計過程中引入的誤差比較大,損耗比較大。

綜合上述結(jié)果,選擇漸變線適中的走線結(jié)構(gòu),并在高頻連接器的接頭和走線部分進行了一定的修正,來減小整個測試板結(jié)構(gòu)的損耗。將上面三種修正完成的結(jié)構(gòu)組成一個結(jié)構(gòu),并將整個結(jié)構(gòu)進行仿真,得到的結(jié)果如圖13所示。

圖13 測試板結(jié)構(gòu)仿真結(jié)果

從仿真結(jié)果可看出,當?shù)竭_40 GHz的時候,回波損耗控制在-15 dB之下,插入損耗控制在-1.2 dB之內(nèi),高速測量的時候給測量帶來的誤差比較小,可以保證測量結(jié)果的準確性。

3 測試結(jié)果

測試板制作之后,為了檢驗測試板的損耗,更加方便的測量測試板的損耗,驗證仿真結(jié)果是否可信,將兩個測試板線寬比較小的一端相對,并通過wirebond線進行連接(見圖14),兩端分別是差分線的高頻連接器,這種結(jié)構(gòu)的總體損耗包括原來仿真結(jié)構(gòu)的損耗的兩倍,而且添加了wirebond線的損耗,相比仿真的單個測試板,這種結(jié)構(gòu)的損耗要大很多。分別用矢網(wǎng)和誤碼儀測量整個測試板的S參數(shù)和眼圖,得到插損和眼圖,如圖15,圖16所示。

圖14 測試板測試結(jié)構(gòu)

圖15 測試結(jié)構(gòu)的插損和回損

圖16 測試的眼圖

由以上測試結(jié)果,可以看到總的結(jié)構(gòu)的插入損耗基本上控制在了6 dB以內(nèi),回撥損耗控制在10 dB左右,考慮到整體結(jié)構(gòu)不但是兩個測試板的損耗,而且引入了wirebond線的損耗,所以這個結(jié)果可以和測試板的仿真結(jié)果相比擬,從眼圖反映的情況可以看出,測試板不會給芯片信號的測量引入很大的誤差,可以滿足芯片測量的基本要求。

4 結(jié) 語

筆者設計了一款用于DC到40 GHz的測試板,通過補償阻抗,修正高頻連接器的板上連接處,通過漸變走線減小了走線的線型變化的過程中的阻抗失配,減小損耗,使得整個測試結(jié)構(gòu)的仿真損耗在40 GHz時僅為1.1 dB,并通過兩個測試結(jié)構(gòu)對接進行了測試板的性能評估,保證了測試結(jié)構(gòu)用于測試高速芯片和光通信芯片的時候的可靠性和準確性。

參考文獻

[1] 李超,陳少昌,劉任洋.高速 PCB 板的信號完整性研究[J].電光與控制,2013,20(4):92?96.

[2] 高曉宇,楊龍劍.高速串行通道的信號完整性問題分析[J].通信技術(shù),2013(6):44?47.

[3] BOGATIN E. Signal integrity: simplified [M]. [S.l.]: Prentice Hall Professional, 2004.

[4] 張超,余綜.基于 DDR3 系統(tǒng)互聯(lián)的信號完整性設計[J].計算機工程與設計,2013,34(2):616?622.

[5] 倪蕓,金鑫,姚曉東.基于 EPON 的 SerDes 差分信號完整性分析設計[J].光通信技術(shù),2013,37(9):59?62.

[6] POZAR D M. Microwave engineering [M]. [S.l.]: [s.n.], 2009.

[7] JUN F. Signal integrity design for high?speed digital circuits: progress and directions [J]. IEEE Transactions on Electromagnetic Compatibility, 2010, 52(2): 392?400.

[8] RIMOLO?DONADIO R. Fast parametric pre?layout analysis of signal integrity for backplane interconnects [C]// 2011 15th IEEE Workshop on Signal Propagation on Interconnects (SPI). [S.l.]: IEEE, 2011: 50?55.

[9] ZHANG Yao?jiang. Systematic microwave network analysis for multilayer printed circuit boards with vias and decoupling capacitors [J]. IEEE Transactions on Electromagnetic Compatibility, 2010, 52(2): 401?409.

[10] 肖然.高速連接器的仿真分析及優(yōu)化[D].北京:北京郵電大學,2013.

3 測試結(jié)果

測試板制作之后,為了檢驗測試板的損耗,更加方便的測量測試板的損耗,驗證仿真結(jié)果是否可信,將兩個測試板線寬比較小的一端相對,并通過wirebond線進行連接(見圖14),兩端分別是差分線的高頻連接器,這種結(jié)構(gòu)的總體損耗包括原來仿真結(jié)構(gòu)的損耗的兩倍,而且添加了wirebond線的損耗,相比仿真的單個測試板,這種結(jié)構(gòu)的損耗要大很多。分別用矢網(wǎng)和誤碼儀測量整個測試板的S參數(shù)和眼圖,得到插損和眼圖,如圖15,圖16所示。

圖14 測試板測試結(jié)構(gòu)

圖15 測試結(jié)構(gòu)的插損和回損

圖16 測試的眼圖

由以上測試結(jié)果,可以看到總的結(jié)構(gòu)的插入損耗基本上控制在了6 dB以內(nèi),回撥損耗控制在10 dB左右,考慮到整體結(jié)構(gòu)不但是兩個測試板的損耗,而且引入了wirebond線的損耗,所以這個結(jié)果可以和測試板的仿真結(jié)果相比擬,從眼圖反映的情況可以看出,測試板不會給芯片信號的測量引入很大的誤差,可以滿足芯片測量的基本要求。

4 結(jié) 語

筆者設計了一款用于DC到40 GHz的測試板,通過補償阻抗,修正高頻連接器的板上連接處,通過漸變走線減小了走線的線型變化的過程中的阻抗失配,減小損耗,使得整個測試結(jié)構(gòu)的仿真損耗在40 GHz時僅為1.1 dB,并通過兩個測試結(jié)構(gòu)對接進行了測試板的性能評估,保證了測試結(jié)構(gòu)用于測試高速芯片和光通信芯片的時候的可靠性和準確性。

參考文獻

[1] 李超,陳少昌,劉任洋.高速 PCB 板的信號完整性研究[J].電光與控制,2013,20(4):92?96.

[2] 高曉宇,楊龍劍.高速串行通道的信號完整性問題分析[J].通信技術(shù),2013(6):44?47.

[3] BOGATIN E. Signal integrity: simplified [M]. [S.l.]: Prentice Hall Professional, 2004.

[4] 張超,余綜.基于 DDR3 系統(tǒng)互聯(lián)的信號完整性設計[J].計算機工程與設計,2013,34(2):616?622.

[5] 倪蕓,金鑫,姚曉東.基于 EPON 的 SerDes 差分信號完整性分析設計[J].光通信技術(shù),2013,37(9):59?62.

[6] POZAR D M. Microwave engineering [M]. [S.l.]: [s.n.], 2009.

[7] JUN F. Signal integrity design for high?speed digital circuits: progress and directions [J]. IEEE Transactions on Electromagnetic Compatibility, 2010, 52(2): 392?400.

[8] RIMOLO?DONADIO R. Fast parametric pre?layout analysis of signal integrity for backplane interconnects [C]// 2011 15th IEEE Workshop on Signal Propagation on Interconnects (SPI). [S.l.]: IEEE, 2011: 50?55.

[9] ZHANG Yao?jiang. Systematic microwave network analysis for multilayer printed circuit boards with vias and decoupling capacitors [J]. IEEE Transactions on Electromagnetic Compatibility, 2010, 52(2): 401?409.

[10] 肖然.高速連接器的仿真分析及優(yōu)化[D].北京:北京郵電大學,2013.

3 測試結(jié)果

測試板制作之后,為了檢驗測試板的損耗,更加方便的測量測試板的損耗,驗證仿真結(jié)果是否可信,將兩個測試板線寬比較小的一端相對,并通過wirebond線進行連接(見圖14),兩端分別是差分線的高頻連接器,這種結(jié)構(gòu)的總體損耗包括原來仿真結(jié)構(gòu)的損耗的兩倍,而且添加了wirebond線的損耗,相比仿真的單個測試板,這種結(jié)構(gòu)的損耗要大很多。分別用矢網(wǎng)和誤碼儀測量整個測試板的S參數(shù)和眼圖,得到插損和眼圖,如圖15,圖16所示。

圖14 測試板測試結(jié)構(gòu)

圖15 測試結(jié)構(gòu)的插損和回損

圖16 測試的眼圖

由以上測試結(jié)果,可以看到總的結(jié)構(gòu)的插入損耗基本上控制在了6 dB以內(nèi),回撥損耗控制在10 dB左右,考慮到整體結(jié)構(gòu)不但是兩個測試板的損耗,而且引入了wirebond線的損耗,所以這個結(jié)果可以和測試板的仿真結(jié)果相比擬,從眼圖反映的情況可以看出,測試板不會給芯片信號的測量引入很大的誤差,可以滿足芯片測量的基本要求。

4 結(jié) 語

筆者設計了一款用于DC到40 GHz的測試板,通過補償阻抗,修正高頻連接器的板上連接處,通過漸變走線減小了走線的線型變化的過程中的阻抗失配,減小損耗,使得整個測試結(jié)構(gòu)的仿真損耗在40 GHz時僅為1.1 dB,并通過兩個測試結(jié)構(gòu)對接進行了測試板的性能評估,保證了測試結(jié)構(gòu)用于測試高速芯片和光通信芯片的時候的可靠性和準確性。

參考文獻

[1] 李超,陳少昌,劉任洋.高速 PCB 板的信號完整性研究[J].電光與控制,2013,20(4):92?96.

[2] 高曉宇,楊龍劍.高速串行通道的信號完整性問題分析[J].通信技術(shù),2013(6):44?47.

[3] BOGATIN E. Signal integrity: simplified [M]. [S.l.]: Prentice Hall Professional, 2004.

[4] 張超,余綜.基于 DDR3 系統(tǒng)互聯(lián)的信號完整性設計[J].計算機工程與設計,2013,34(2):616?622.

[5] 倪蕓,金鑫,姚曉東.基于 EPON 的 SerDes 差分信號完整性分析設計[J].光通信技術(shù),2013,37(9):59?62.

[6] POZAR D M. Microwave engineering [M]. [S.l.]: [s.n.], 2009.

[7] JUN F. Signal integrity design for high?speed digital circuits: progress and directions [J]. IEEE Transactions on Electromagnetic Compatibility, 2010, 52(2): 392?400.

[8] RIMOLO?DONADIO R. Fast parametric pre?layout analysis of signal integrity for backplane interconnects [C]// 2011 15th IEEE Workshop on Signal Propagation on Interconnects (SPI). [S.l.]: IEEE, 2011: 50?55.

[9] ZHANG Yao?jiang. Systematic microwave network analysis for multilayer printed circuit boards with vias and decoupling capacitors [J]. IEEE Transactions on Electromagnetic Compatibility, 2010, 52(2): 401?409.

[10] 肖然.高速連接器的仿真分析及優(yōu)化[D].北京:北京郵電大學,2013.

主站蜘蛛池模板: 亚洲国产精品VA在线看黑人| 99久久精品国产自免费| 精品久久综合1区2区3区激情| 免费观看无遮挡www的小视频| 欧美一区二区福利视频| 免费一级毛片完整版在线看| 久久国产毛片| 国产精品第一区在线观看| 欧美午夜视频在线| 全部免费毛片免费播放| 欧美专区日韩专区| 中文字幕亚洲第一| 99久久精品国产精品亚洲| a毛片在线| 亚洲人精品亚洲人成在线| 日本日韩欧美| 毛片网站观看| 成人福利在线视频| 人人91人人澡人人妻人人爽| 丝袜久久剧情精品国产| 亚洲一级色| 亚洲日本中文字幕天堂网| 欧美亚洲国产一区| 久久午夜影院| 亚洲黄色激情网站| 国产精品v欧美| 亚洲欧美一区二区三区麻豆| 久久精品娱乐亚洲领先| 欧美自慰一级看片免费| 国产午夜不卡| 不卡网亚洲无码| 久久超级碰| 婷婷色婷婷| 国产在线精品香蕉麻豆| 天天综合网在线| 国产美女无遮挡免费视频| 小13箩利洗澡无码视频免费网站| 国产一线在线| 国产在线97| 在线视频精品一区| 伊人色天堂| 日韩精品久久久久久久电影蜜臀| 国产色图在线观看| 国产自在线拍| 2021精品国产自在现线看| 色老头综合网| 露脸真实国语乱在线观看| 国产一级在线播放| 国产人成网线在线播放va| 色精品视频| 制服丝袜在线视频香蕉| 日韩高清一区 | 黄色网址免费在线| 99视频在线精品免费观看6| аⅴ资源中文在线天堂| 久久亚洲日本不卡一区二区| 欧美精品成人| 国产原创演绎剧情有字幕的| 欧美久久网| 尤物精品视频一区二区三区| 国产成人久视频免费| 91精品国产自产91精品资源| 久久精品无码中文字幕| 欧美成人一区午夜福利在线| 中字无码精油按摩中出视频| 91丨九色丨首页在线播放| 蝌蚪国产精品视频第一页| 动漫精品中文字幕无码| 亚洲永久色| 狠狠ⅴ日韩v欧美v天堂| 不卡无码h在线观看| 国产一区成人| 久久久久九九精品影院| 狠狠色香婷婷久久亚洲精品| 亚洲男人的天堂在线| 亚洲高清中文字幕在线看不卡| 毛片大全免费观看| 免费看a级毛片| 亚洲av综合网| 特级精品毛片免费观看| 最新无码专区超级碰碰碰| 成年片色大黄全免费网站久久 |