999精品在线视频,手机成人午夜在线视频,久久不卡国产精品无码,中日无码在线观看,成人av手机在线观看,日韩精品亚洲一区中文字幕,亚洲av无码人妻,四虎国产在线观看 ?

短波接收機中基于DDS-PLL的頻率合成器的分析

2014-09-01 15:46:10王健
新媒體研究 2014年12期

王健

摘要由于PLL(Phase Locking Loop,鎖相環)的頻率轉換速率與分辨率較低,而DDS(Direct Digital Synthesizer,直接數字頻率合成器)所產生的頻率純度不高,基于DDS-PLL的頻率合成器能很好的解決上述問題,文章對一種基于DDS-PLL的頻率合成器進行分析。分析表明,基于DDS-PLL的頻率合成器所產生的頻率信號具有高穩定性、高精度、高分辨率與低相噪的優點。

關鍵詞DDS;PLL;VCO;LPF

中圖分類號:TN74 文獻標識碼:A 文章編號:1671-7597(2014)12-0046-01

短波接收機把頻率合成器[1]所輸出的頻率信號與所收到的射頻信號進行混頻,從而把高頻信號變成中頻信號,便于進行后續的信號處理。可見,頻率合成器的性能直接影響接收機的性能。而常用的頻率合成方法有[2]:DS(Direct Synthesizer,直接合成)、PLL與DDS。

這三種方法各有優缺點。DS的原理與實現都比較簡單,但是其輸出的頻率范圍較窄,而且輸出信號的精度、穩定性都較差。雖然PLL能夠輸出具有較好頻譜質量的高頻信號,但是該信號的分辨率并不高,并且其不支持高速的頻率切換[3]。對于DDS而言,其不僅能夠提供高速的頻率切換,還能夠輸出精度高、噪聲低、穩定性好的頻率信號,但是其輸出的頻率范圍較窄[4]。而DDS與PLL相結合的頻率合成器能很好的解決上述問題。

1DDS-PLL的頻率合成器的原理

基于DDS-PLL的頻率合成器的原理圖如圖1所示。從圖1中可以看出,頻率合成器由DDS、LPF、PLL、VCO組成。其中,為振蕩器所輸出的頻率信號,其作為DDS的參考頻率,而DDS所輸出的信號經LPF濾波后作為PLL的時鐘源。的值由DDS的頻率控制字所決定。VCO的輸出為所需要的頻率信號。

圖1基于DDS-PLL的頻率合成器的原理圖

1.1 DDS

DDS的環路輸出信號由參考頻率、頻率控制字,累加器字長所決定,其關系為:

(1)

從公式(1)可以看出,越大,DDS的頻率分辨率越好。

1.2 PLL

PLL工作流程為:在PLL內有存在兩個獨立的計數器A與N,并且A的計數范圍小于N。當PLL剛開始工作時,兩個計數器同時從零開始計數,此時前置分頻器工作在÷(V+1)狀態;當A記到最大值時,前置分頻器改變工作狀態,變成÷,同時停止計數,而當B記到最大值時,前置分頻器改變工作狀態,變成÷(V+1),同時A與B清零,重新從零開始計數。

1.3 VCO

1)VCO的輸出信號的帶寬必須滿足系統要求。

2)VCO輸出信號的頻率穩定性要高,即信號偏移始終處于環路同步范圍內。

3)盡量減少VCO的相位噪聲。

4)盡量減少VCO輸出信號的非線性失真。

5)盡量較少VCO的控制電壓的噪聲與雜波。

6)在滿足同步范圍要求的前提下,盡量減少壓控靈敏度。

圖2VCO的電路圖

2性能分析

寄生邊帶抑制能力與相位噪聲的大小是衡量頻率合成器性能的兩個重要指標。寄生邊帶產生的原因主要有兩個:一是VCO的輸入信號中含有雜波,從而導致其輸出的頻率信號包含雜波成分;二是鑒相器的輸出含有紋波電壓。為了改善頻率合成器的寄生邊帶抑制能力,通常會適當減少頻率合成器的帶寬與分頻比N,從而使得雜波的頻譜處在LPF的阻帶內,但是當過小時,會對PLL的捕獲性能產生影響。而為了減少相位噪聲,可以從以下三個方面入手:一是環路參數的設計方面;二是使用積分濾波器作為LPF;三是選用低噪、高穩定的振蕩器。

3總結

該頻率合成器所產生的頻率信號具有高穩定性、高精度、高分辨率與低相噪的優點。因此,該頻率合成器具有很好地工程與應用價值。

參考文獻

[1]Sun Jinglin, Xu Feng, Zhao Mingzhong. Design and debugging of short wave frequency synthesizer [J].Modern Electronics Technique, 2011,34(23):51-55.

[2]邱迎鋒,劉光斌.頻率合成技術:歷史、現狀及發展[J].工業儀表與自動化裝置,2005(05):12-14.

[3]Xie Xie. Design and implementation of a frequency synthesizer with low phase noise and quick frequency charging. Electronic Science and Technology,2012,25(7):21-25.

[4]Ren Peng, Zhou Ziwei,Zhu hong. Design and implementation of local oscillator based on DDS and PLL. Modern Electronics Technique, 2009,32(9):115-119.

endprint

摘要由于PLL(Phase Locking Loop,鎖相環)的頻率轉換速率與分辨率較低,而DDS(Direct Digital Synthesizer,直接數字頻率合成器)所產生的頻率純度不高,基于DDS-PLL的頻率合成器能很好的解決上述問題,文章對一種基于DDS-PLL的頻率合成器進行分析。分析表明,基于DDS-PLL的頻率合成器所產生的頻率信號具有高穩定性、高精度、高分辨率與低相噪的優點。

關鍵詞DDS;PLL;VCO;LPF

中圖分類號:TN74 文獻標識碼:A 文章編號:1671-7597(2014)12-0046-01

短波接收機把頻率合成器[1]所輸出的頻率信號與所收到的射頻信號進行混頻,從而把高頻信號變成中頻信號,便于進行后續的信號處理。可見,頻率合成器的性能直接影響接收機的性能。而常用的頻率合成方法有[2]:DS(Direct Synthesizer,直接合成)、PLL與DDS。

這三種方法各有優缺點。DS的原理與實現都比較簡單,但是其輸出的頻率范圍較窄,而且輸出信號的精度、穩定性都較差。雖然PLL能夠輸出具有較好頻譜質量的高頻信號,但是該信號的分辨率并不高,并且其不支持高速的頻率切換[3]。對于DDS而言,其不僅能夠提供高速的頻率切換,還能夠輸出精度高、噪聲低、穩定性好的頻率信號,但是其輸出的頻率范圍較窄[4]。而DDS與PLL相結合的頻率合成器能很好的解決上述問題。

1DDS-PLL的頻率合成器的原理

基于DDS-PLL的頻率合成器的原理圖如圖1所示。從圖1中可以看出,頻率合成器由DDS、LPF、PLL、VCO組成。其中,為振蕩器所輸出的頻率信號,其作為DDS的參考頻率,而DDS所輸出的信號經LPF濾波后作為PLL的時鐘源。的值由DDS的頻率控制字所決定。VCO的輸出為所需要的頻率信號。

圖1基于DDS-PLL的頻率合成器的原理圖

1.1 DDS

DDS的環路輸出信號由參考頻率、頻率控制字,累加器字長所決定,其關系為:

(1)

從公式(1)可以看出,越大,DDS的頻率分辨率越好。

1.2 PLL

PLL工作流程為:在PLL內有存在兩個獨立的計數器A與N,并且A的計數范圍小于N。當PLL剛開始工作時,兩個計數器同時從零開始計數,此時前置分頻器工作在÷(V+1)狀態;當A記到最大值時,前置分頻器改變工作狀態,變成÷,同時停止計數,而當B記到最大值時,前置分頻器改變工作狀態,變成÷(V+1),同時A與B清零,重新從零開始計數。

1.3 VCO

1)VCO的輸出信號的帶寬必須滿足系統要求。

2)VCO輸出信號的頻率穩定性要高,即信號偏移始終處于環路同步范圍內。

3)盡量減少VCO的相位噪聲。

4)盡量減少VCO輸出信號的非線性失真。

5)盡量較少VCO的控制電壓的噪聲與雜波。

6)在滿足同步范圍要求的前提下,盡量減少壓控靈敏度。

圖2VCO的電路圖

2性能分析

寄生邊帶抑制能力與相位噪聲的大小是衡量頻率合成器性能的兩個重要指標。寄生邊帶產生的原因主要有兩個:一是VCO的輸入信號中含有雜波,從而導致其輸出的頻率信號包含雜波成分;二是鑒相器的輸出含有紋波電壓。為了改善頻率合成器的寄生邊帶抑制能力,通常會適當減少頻率合成器的帶寬與分頻比N,從而使得雜波的頻譜處在LPF的阻帶內,但是當過小時,會對PLL的捕獲性能產生影響。而為了減少相位噪聲,可以從以下三個方面入手:一是環路參數的設計方面;二是使用積分濾波器作為LPF;三是選用低噪、高穩定的振蕩器。

3總結

該頻率合成器所產生的頻率信號具有高穩定性、高精度、高分辨率與低相噪的優點。因此,該頻率合成器具有很好地工程與應用價值。

參考文獻

[1]Sun Jinglin, Xu Feng, Zhao Mingzhong. Design and debugging of short wave frequency synthesizer [J].Modern Electronics Technique, 2011,34(23):51-55.

[2]邱迎鋒,劉光斌.頻率合成技術:歷史、現狀及發展[J].工業儀表與自動化裝置,2005(05):12-14.

[3]Xie Xie. Design and implementation of a frequency synthesizer with low phase noise and quick frequency charging. Electronic Science and Technology,2012,25(7):21-25.

[4]Ren Peng, Zhou Ziwei,Zhu hong. Design and implementation of local oscillator based on DDS and PLL. Modern Electronics Technique, 2009,32(9):115-119.

endprint

摘要由于PLL(Phase Locking Loop,鎖相環)的頻率轉換速率與分辨率較低,而DDS(Direct Digital Synthesizer,直接數字頻率合成器)所產生的頻率純度不高,基于DDS-PLL的頻率合成器能很好的解決上述問題,文章對一種基于DDS-PLL的頻率合成器進行分析。分析表明,基于DDS-PLL的頻率合成器所產生的頻率信號具有高穩定性、高精度、高分辨率與低相噪的優點。

關鍵詞DDS;PLL;VCO;LPF

中圖分類號:TN74 文獻標識碼:A 文章編號:1671-7597(2014)12-0046-01

短波接收機把頻率合成器[1]所輸出的頻率信號與所收到的射頻信號進行混頻,從而把高頻信號變成中頻信號,便于進行后續的信號處理。可見,頻率合成器的性能直接影響接收機的性能。而常用的頻率合成方法有[2]:DS(Direct Synthesizer,直接合成)、PLL與DDS。

這三種方法各有優缺點。DS的原理與實現都比較簡單,但是其輸出的頻率范圍較窄,而且輸出信號的精度、穩定性都較差。雖然PLL能夠輸出具有較好頻譜質量的高頻信號,但是該信號的分辨率并不高,并且其不支持高速的頻率切換[3]。對于DDS而言,其不僅能夠提供高速的頻率切換,還能夠輸出精度高、噪聲低、穩定性好的頻率信號,但是其輸出的頻率范圍較窄[4]。而DDS與PLL相結合的頻率合成器能很好的解決上述問題。

1DDS-PLL的頻率合成器的原理

基于DDS-PLL的頻率合成器的原理圖如圖1所示。從圖1中可以看出,頻率合成器由DDS、LPF、PLL、VCO組成。其中,為振蕩器所輸出的頻率信號,其作為DDS的參考頻率,而DDS所輸出的信號經LPF濾波后作為PLL的時鐘源。的值由DDS的頻率控制字所決定。VCO的輸出為所需要的頻率信號。

圖1基于DDS-PLL的頻率合成器的原理圖

1.1 DDS

DDS的環路輸出信號由參考頻率、頻率控制字,累加器字長所決定,其關系為:

(1)

從公式(1)可以看出,越大,DDS的頻率分辨率越好。

1.2 PLL

PLL工作流程為:在PLL內有存在兩個獨立的計數器A與N,并且A的計數范圍小于N。當PLL剛開始工作時,兩個計數器同時從零開始計數,此時前置分頻器工作在÷(V+1)狀態;當A記到最大值時,前置分頻器改變工作狀態,變成÷,同時停止計數,而當B記到最大值時,前置分頻器改變工作狀態,變成÷(V+1),同時A與B清零,重新從零開始計數。

1.3 VCO

1)VCO的輸出信號的帶寬必須滿足系統要求。

2)VCO輸出信號的頻率穩定性要高,即信號偏移始終處于環路同步范圍內。

3)盡量減少VCO的相位噪聲。

4)盡量減少VCO輸出信號的非線性失真。

5)盡量較少VCO的控制電壓的噪聲與雜波。

6)在滿足同步范圍要求的前提下,盡量減少壓控靈敏度。

圖2VCO的電路圖

2性能分析

寄生邊帶抑制能力與相位噪聲的大小是衡量頻率合成器性能的兩個重要指標。寄生邊帶產生的原因主要有兩個:一是VCO的輸入信號中含有雜波,從而導致其輸出的頻率信號包含雜波成分;二是鑒相器的輸出含有紋波電壓。為了改善頻率合成器的寄生邊帶抑制能力,通常會適當減少頻率合成器的帶寬與分頻比N,從而使得雜波的頻譜處在LPF的阻帶內,但是當過小時,會對PLL的捕獲性能產生影響。而為了減少相位噪聲,可以從以下三個方面入手:一是環路參數的設計方面;二是使用積分濾波器作為LPF;三是選用低噪、高穩定的振蕩器。

3總結

該頻率合成器所產生的頻率信號具有高穩定性、高精度、高分辨率與低相噪的優點。因此,該頻率合成器具有很好地工程與應用價值。

參考文獻

[1]Sun Jinglin, Xu Feng, Zhao Mingzhong. Design and debugging of short wave frequency synthesizer [J].Modern Electronics Technique, 2011,34(23):51-55.

[2]邱迎鋒,劉光斌.頻率合成技術:歷史、現狀及發展[J].工業儀表與自動化裝置,2005(05):12-14.

[3]Xie Xie. Design and implementation of a frequency synthesizer with low phase noise and quick frequency charging. Electronic Science and Technology,2012,25(7):21-25.

[4]Ren Peng, Zhou Ziwei,Zhu hong. Design and implementation of local oscillator based on DDS and PLL. Modern Electronics Technique, 2009,32(9):115-119.

endprint

主站蜘蛛池模板: 波多野结衣亚洲一区| 日韩激情成人| av色爱 天堂网| 日韩一区二区在线电影| a级毛片视频免费观看| 欧美一级高清视频在线播放| 久久精品国产免费观看频道| 五月天在线网站| 日本在线亚洲| 精品五夜婷香蕉国产线看观看| 色综合中文| 国产91视频免费| 五月激情婷婷综合| 亚洲国产日韩一区| 欧美中文字幕无线码视频| 亚洲成肉网| 毛片卡一卡二| 黄色网站不卡无码| 精品久久高清| 国产精欧美一区二区三区| 国产一区二区三区在线观看免费| 日韩第一页在线| 欧美成人看片一区二区三区| 精品成人一区二区三区电影| 日韩二区三区无| 欧美日韩一区二区在线播放| 国产人免费人成免费视频| 超碰精品无码一区二区| 亚洲三级a| 麻豆精选在线| 麻豆精品在线视频| 亚洲午夜久久久精品电影院| 成AV人片一区二区三区久久| 国产精品视频猛进猛出| 国产玖玖玖精品视频| 欧美成人综合视频| 欧美a网站| 91久久精品国产| 日韩国产一区二区三区无码| 激情亚洲天堂| 中文字幕乱码中文乱码51精品| 久久这里只有精品2| 1024你懂的国产精品| 国产又色又刺激高潮免费看| 88av在线| 综合色88| 色婷婷色丁香| 欧美亚洲网| 亚洲香蕉在线| 亚洲熟女偷拍| 亚洲人成在线精品| 无码'专区第一页| 国产精品污视频| 国产永久在线观看| 亚洲成人精品| 亚洲AV无码一区二区三区牲色| 日韩a级片视频| 国产黄色免费看| 亚洲欧美日韩色图| 免费一级毛片在线观看| 在线免费看片a| 欧美在线视频不卡| 久久精品国产精品国产一区| 五月婷婷综合色| 免费一级大毛片a一观看不卡| 又黄又爽视频好爽视频| 99久久精品久久久久久婷婷| 2018日日摸夜夜添狠狠躁| 不卡无码网| 国产va在线观看免费| 婷婷色在线视频| 国产精品中文免费福利| 亚洲精品成人片在线播放| 亚洲第一中文字幕| 亚洲国产av无码综合原创国产| 在线观看国产精美视频| 国产午夜在线观看视频| 91福利在线观看视频| 嫩草影院在线观看精品视频| 国产欧美视频一区二区三区| 视频二区欧美| 综合亚洲色图|