曹輝,曲昱
(西北工業大學第365研究所,陜西西安710072)
一種高集成小數分頻頻率源系統設計
曹輝,曲昱
(西北工業大學第365研究所,陜西西安710072)
針對無人機數據鏈機載設備體積小重量輕的特點,文中采用集成鎖相環芯片ADF4350設計了一種適合無人機數據鏈機載設備的接收機本振源。該芯片集領先的PLL功能和性能與完全集成的超寬帶VCO于一體,設計時只需外加環路濾波器、參考源和控制電路即可構成完整的鎖相頻率合成器。根據實際測試,本振源的相位噪聲為_92.28 dBc/ Hz/20 kHz,頻率準確度和穩定度分別為0.278 7 ppm和0.23 ppm,均滿足系統指標要求。通過實際工程驗證,結果表明此本振源性能穩定可靠,具有較強的工程實用性。
ADF4350;本振源;小型化;鎖相頻率合成
隨著通信技術在各個領域的高速發展,頻率源作為通信設備的重要組成部分,對其提出了越來越高的設計要求,不但要能滿足寬的頻率范圍、高的頻率穩定度和準確度,快速的頻率切換[1_2],在無人機數據鏈系統機載設備中,由于對設備的體積和重量都有限制,還要嚴格控制電路板尺寸,兼顧功能和小型化要求[3_4]。
頻率合成技術是利用參考頻率源來產生具有一系列離散的、高準確度、高穩定度頻率信號的一項技術[5]。鎖相式頻率合成器是利用鎖相環(PLL)將壓控振蕩器(VCO)的頻率鎖定在某一個頻率點上,由壓控振蕩器產生并輸出所需的頻率,這種方法輸出頻率穩定,雜散抑制好,輸出頻率范圍寬[6_7]。隨著鎖相環電路集成化、數字化和小型化的不斷發展,當前市場上已經有多種集成鎖相環芯片,鎖相式頻率合成技術得到了非常廣泛的應用[8]。
文中針對無人機數據鏈機載設備體積小重量輕的特點,設計出一款基于AD公司鎖相環芯片ADF4350的接收機本振源,其體積小,集成度高,能夠充分滿足系統要求。
接收機本振源要求工作頻率在755~764 MHz,以1 MHz步進。頻率穩定度要求優于6 ppm,頻率準確度優于2 ppm,相位噪聲優于_80 dBc/Hz/20 kHz。同時機載設備體積嚴格限制,要求PCB尺寸盡可能小。
根據以上系統要求,設計出基于集成鎖相環芯片ADF4350的頻率合成器,系統結構框圖如圖1所示,其中機載處理機和單片機之間采用異步串行通信,由機載處理機發送變頻指令,單片機接收指令來切換頻率,同時將變頻狀態數據回送給機載處理機。
2.1芯片選擇
如圖1所示,核心鎖相環芯片采用ADI公司集成鎖相環芯片ADF4350,其集領先的PLL功能和性能與完全集成的超寬帶VCO(2.2~4.4 GHz)于一體,具有一個1/2/4/8/16分頻電路,利用它可以產生低至137.5 MHz的RF輸出頻率,并且保持出色的相位噪聲性能[9];可選擇小數分頻或整數分頻;擁有可編程輸出功率電平及RF輸出屏蔽功能;3線串行接口;模擬和數字鎖定檢測;開關帶寬快速鎖定模式。由芯片特性可以看出,此芯片集成度高,可滿足系統指標要求,同時PCB尺寸能夠很好地控制。
其它芯片的選擇為:參考晶振選用RAKON公司20 MHz溫補晶體振蕩器,溫度穩定度指標為最大±2 ppm;單片機采用ATMEL公司AVR芯片ATmega8L_8AU;電平轉換采用ADM3202ARU。

圖1 系統組成框圖
2.2硬件設計
2.2.1單片機接口電路設計
在ADF4350芯片中有一個兼容的SPI串行接口,供CLK、DATA和LE控制數據傳輸,CLK為串行時鐘輸入,LE為加載使能,DATA為串行數據輸入。如圖2所示,單片機ATmega8L和PLL芯片ADF4350通過三線串行接口CLK、DATA、LE進行通信,配置ADF4350的6個寄存器,從而使芯片進入正常的工作狀態[9]。
寄存器配置方法為:ADF4350串行接口部分包括一個32位移位寄存器,數據在每個CLK的上升沿按高位優先的順序寫入移位寄存器,并在每個LE的上升沿將存儲在移位寄存器中的數據送入6個目標寄存器R0~R5其中之一,實現頻率設置[9]。
2.2.2環路濾波器設計
環路濾波器的設計是頻率合成器設計中最重要的一個部分,它的性能好壞直接關系到鎖相環輸出的相位噪聲和雜散指標[10]。
環路濾波器的主要指標包含:環路帶寬、鎖定時間、直流增益、高頻增益和阻尼系數等,其中最為重要的參數是環路帶寬。環路帶寬與參考頻率、PFD和環路LP相位噪聲成正比關系,它與VCO的相位噪聲、鎖定時間和分辨率成反比關系。所以在各參數選擇上應進行折中,兼顧噪聲抑制、頻率切換時間和環路的穩定性[10_11]。
環路濾波器設計中涉及的參數多,計算公式復雜,計算難度較大。ADIsimPLL3.6仿真軟件具有強大的模擬仿真功能,可利用其進行模擬仿真設計,快捷方便、準確合理的設計出穩定的環路濾波器,降低設計過程中的計算量,大大提高設計效率[12]。
圖3為根據ADIsimPLL3.6仿真軟件所設計出的環路濾波器,如圖3(a)所示,采用三階無源低通濾波器,環路帶寬取39.6 kHz,其他環路參數為:C1=3.3 nF,C2=39 nF,C3=1.5 nF,R1=270 Ω,R2=560 Ω。圖3(b)為仿真得出的頻點760 MHz相位噪聲曲線,可以看出頻點760 MHz的相位噪聲為_107.988 dBc/Hz/20 kHz,這是理想值。

圖2 單片機接口電路

圖3 環路濾波器設計
2.2.3射頻輸出電路設計
射頻輸出電路的匹配有多種方式,其中最基本的方式是將一個50 Ω電阻連接到VVC0管腳,串聯一個100 pF的直流旁路電容,該電阻與頻率無關,因而可以獲得良好的寬帶匹配性能[13_14]。更好的方案是將一個分流電感(充當RF扼流圈)連到VVCO,這種方式可以獲得更好的匹配,從而獲得更大的功率輸出[9]。本設計采用電感匹配方式,圖4為射頻輸出部分電路原理圖,采用單端輸出,不用的輸出端RFoutA+端接方式如圖所示,其中電感L3、L4為47 nH,C11、C12為1 nF。

圖4 射頻輸出電路設計
2.3軟件設計
2.3.1系統軟件流程
系統軟件流程如圖5所示,上電后,設備初始化,進行初始頻率的計算,使系統在默認頻率下工作。系統工作穩定后再根據需要進行變頻操作,使系統可工作在設定的任意頻點,同時回報變頻狀態數據。

圖5 系統軟件流程圖
2.3.2數據傳送流程
圖6為數據傳送流程圖。ADF4350數字部分包括一個10 位RF R計數器、一個16位RF N計數器、一個12位FRAC計數器、一個12位模數計數器,分別通過配置6個寄存器實現數據寫入[9]。其中R0配置16位INT值和12位FRAC值,R1配置12位相位值和12位MOD值,R2配置10位R值以及MUXOUT輸出等參數,R3配置12位時鐘分頻值等參數,R4配置RF輸出功率等參數,R5為鎖定檢測。數據在每個CLK的上升沿時逐個輸入32位移位寄存器,數據輸入方式是MSB優先[15]。在LE上升沿時,數據從移位寄存器傳輸至6個鎖存器之一。目標寄存器的選擇取決于32位移位寄存器的3個控制位(C3、C2、C1),這些控制位是3個LSB:DB2、DB1、DB0[9]。

圖6 數據傳送流程圖
根據上述軟硬件設計法所設計出的遙控接收機本振源實測頻譜圖如圖7所示。圖(a)為頻點760 MHz在頻譜儀頻率跨度span為1kHz時的頻譜圖,圖(b)為頻點760 MHz在span為40 kHz時的頻譜圖。可以看出頻點760 MHz的相位噪聲為_ 92.28 dBc/Hz/20 kHz;計算出的頻率準確度為0.278 7 ppm;根據高低溫試驗結果,計算出的頻率穩定度為0.23 ppm。可看出,所有指標均達到系統指標要求。圖8為實拍本振電路板。

圖7 測試頻譜圖
根據對接收機本振源的調試及實際工程應用,結果證明本振源各項指標均達到了系統要求,充分滿足了無人機數據鏈遙控接收機的使用要求。
[1]中國人民解放軍總裝備部軍事訓練教材編輯工作委員會.無線電遙測遙控[M].國防工業出版社,2001.
[2]Richard K,Barnhart,Stephen B.Hottman,Doug1as M. Marsha11,et a1.Introduction to unmanned aircraft system[M]. Nationa1 Defense Industry Press,2014.
[3]何恭濤,錢光弟.8~12.4 GHz寬帶頻率合成器的設計[J].實驗科學與技術,2011,9(2):9_10,72.

圖8 本振電路板
[4]馬國勝,楊鷺怡.ADF4350低相噪頻率合成器在射頻無線通信設備中的應用[J].國外電子測量技術,2009,28(4):65_69.
[5]秦娜,周勝源.射頻鎖相頻率合成器的設計與仿真[J].電子設計工程,2011,19(4):97_99.
[6]李鵬,于洪珍,徐小民,等.基于鎖相環技術的頻率合成器的研究[J].信息化縱橫,2009(9):27_29.
[7]張子軒,彭浩,湯佶凡.寬帶鎖相頻率合成器設計[J].航天電子對抗,2014,30(5):54_56.
[8]張獻中,張濤.頻率合成技術的發展及應用[J].電子設計工程,2014,22(3):142_145.
[9]Ana1og Devices,Inc.ADF4350 Datasheet[Z].2011.
[10]高立俊.基于ADIsimPLL 3.1的鎖相環環路濾波器設計[J].現代電子技術,2013,36(8):56_58.
[11]張俊昌.用于CPT原子頻標的高性能小型合成源設計[J].艦船電子工程,2012,32(1):121_124.
[12]敘述武,汪海勇,唐云峰.基于ADF4350鎖相頻率合成器的頻率源設計與實現[J].電子器件,2010,33(12):725_729.
[13]于為健,張娟.基于ADF4350的S頻段鎖相頻率合成器設計[J].電子科技,2013,26(11):69_70,76.
[14]寇小兵.基于ADF4350的寬頻帶頻綜模塊[J].電子世界,2012 (5):122_123.
[15]孫作亮,李廷軍,鐘洪聲.單片機與嵌入式系統應用[J].實驗科學與技術,2012,9(12):19_22.
A hlghly lntegrated fractlonal-N frequency source system deslgn
CAO Hui,QU Yu
(Institute 365,Northwestern Polytechnical University,Xi'an 710072,China)
For the characteristicsof sma11 size and 1ight weightof UAV data1ink airborne equipment,a receiver 1oca1 osci11ator suitab1e for UAV data 1ink airborne equipment based on integrated PLL chipADF4350 is designed in this paper.The chip puts together 1eading PLL functiona1ity and performance with fu11y integrated u1tra_wideband VCO,simp1y add the 1oop fi1ter,the reference source and contro1 circuitry to form a comp1ete PLL frequency synthesizer.According to actua1 testing,the phase noise of 1oca1 osci11ator is_92.28 dBc/Hz/20 kHz,and the frequency accuracy and stabi1ity are 0.23 ppm and 0.278 7 ppm,fu11y meet the requirements of the system.Through practica1 engineering verification,the resu1ts show that the 1oca1 osci11ator is stab1e and re1iab1e,and it has a strong engineering practicabi1ity.
ADF4350;1oca1 osci11ator;miniaturization;PLL frequency synthesizer
TN91
A
1674_6236(2016)10_0114_03
2015_12_08稿件編號:201512091
總裝航空支撐項目(619011101103)
曹輝(1979—),女,陜西西安人,碩士,工程師。研究方向:無人機數據鏈技術。