摘 要:文章設計了一種擁有快速穩定啟動電路的帶隙基準電壓源,該設計在目前最成熟的啟動電路設計基礎上優化,不僅能在啟動時間上具有很大優勢,而且很穩定,能保證電路的啟動過程平穩完成,適合目前芯片集成(SOC)系統的量產。本設計采用的工藝是0.18um SMIC工藝。經過仿真和測試驗證,啟動時間穩定在300ns左右,帶隙基準電壓輸出為1.204V。
關鍵詞:帶隙基準電壓源;啟動電路;芯片集成系統
科技創新與應用2016年13期
1《師道·教研》2024年10期
2《思維與智慧·上半月》2024年11期
3《現代工業經濟和信息化》2024年2期
4《微型小說月報》2024年10期
5《工業微生物》2024年1期
6《雪蓮》2024年9期
7《世界博覽》2024年21期
8《中小企業管理與科技》2024年6期
9《現代食品》2024年4期
10《衛生職業教育》2024年10期
關于參考網