胡國林



摘要:提出并設計了一種應用于CMOS全差分運放結構中的共模反饋電路。同傳統結構的共模反饋結構相比,該結構能夠使輸出共模電平具有零延遲建立的特性,同時,不影響全差分運算放大器的輸出擺幅,并且相較于傳統結構,減少了開關數量,降低了開關電荷注入、時鐘饋通,消除了初始電荷的影響。此新型共模反饋結構既有連續時間共模反饋速度較快、精度較高的優點,又有開關電容共模反饋輸出擺幅大線性度好的優點?;贑adencespectre對電路進行了仿真驗證,結果表明,該結構的共模反饋具有快速的建立時間以及較大的輸出擺幅。
關鍵詞:全差分運算放大器;共模反饋;輸出擺幅;建立時間
DOI: 10.396 9/j.issn.1 005-5 517.201 8.7.016
0 引言
差分放大器是最重要的電路發明之一,它可以追溯到真空管時代。由于差分放大具有很多有用的特性,所以它已經成為當代高性能模擬電路和混合信號電路的主要選擇。而帶有共模反饋結構的全差分運算放大器是普遍運用的基本電路單元,廣泛應用于各種模擬器件中,如A/D, D/A等[1-2]。
具有高輸出擺幅、快速穩定和高精度的全差分運算放大器對模擬電路的設計尤為重要,而共模反饋結構直接影響到全差分運算放大器的各項性能,已有許多文章對某些性能提出了改進的結構[3-5]。共模反饋結構可以分為連續時間共模反饋結構和開關電容共模反饋結構。連續時間共模反饋結構主要應用于連續時間電路中,但是在連續時間共模反饋結構中如果通過電阻檢測輸出共模電壓會顯著降低電路的差動電壓增益,通過MOSFETs作為檢測器件會限制全差分運放的輸出線性范圍。……