廖承龍


摘 要:晶體管經過功率老煉后,有些電參數會出現漂移,有些較大的漂移會嚴重影響晶體管的性能。本文主要介紹晶體管功率老煉的原理,發生電參數漂移的主要原因以及一些解決措施,旨在提高我們對晶體管生產過程的認知和改進工藝水平,提高產品可靠性。
關鍵詞:晶體管 老煉篩選 關鍵參數 漂移
一、引言
隨著電子、微電子器件在航空、航天等高科技領域的廣泛應用,對微電子技術提出了更高的可靠性要求。
晶體管有效工作壽命就是它的可靠性,即它能夠正常完成某一特定電氣功能的時間。晶體管失效的過程通常是這樣的:隨著時間的推移或工作環境的變化,器件的規格參數發生改變。當它們的規格參數變化到一定限度時,盡管外加工作條件沒有改變,卻也不能承受電路的要求而徹底損壞,使它們的特性參數消失,例如晶體管的放大倍數降低而失去作用。顯然,這是一個“從量變到質變”的過程。
晶體管的失效率是時間的函數。統計數字表明,新制造出來的器件,在剛剛投入使用的一段時間內,失效率比較高,這種失效稱為早期失效。晶體管的早期失效,是由于在設計和生產制造時選用的原材料或工藝措施方面的缺陷而引起的。它是隱藏在元器件內部的一種潛在故障,在開始使用后會迅速惡化而暴露出來,這種早期失效是十分有害的,但又是不可避免的。在經過早期失效期以后,晶體管將進入正常使用階段,其失效率會顯著地迅速降低,這個階段叫做偶然失效期。在偶然失效期內,晶體管的失效率很低,而且在極長的時間內幾乎沒有變化,可以認為它是一個小常數。在經過長時間的使用之后,器件可能會逐漸老化,失效率又開始增高,直至壽命結束,這個階段叫做老化失效期。晶體管典型的失效率函數曲線如圖 1所示,其變化的規律就像一個浴盆的剖面,所以這條曲線常被稱為“浴盆曲線”。
晶體管在生產和檢驗過程中,可以通過高溫貯存、溫度循環和功率老煉等方法來加速早期失效的過程,使這些早期失效的器件在出廠前被發現和剔除,從而保證了產品的可靠性。
一些器件在功率老煉后直接出現電參數的嚴重失效,表現為老煉后電參數測試不合格,這類失效的產品可以被直接剔除。另一些器件老煉后部分關鍵電參數發生了漂移,但測試結果仍在合格范圍內,一些在規定范圍內的電參數漂移是可以被接收的,這種電參數的漂移的大小同樣表現了晶體管的可靠性,如何降低老煉后關鍵電參數的漂移,提高晶體管的可靠性是一個值得探討的問題。
二、晶體管功率老煉的作用
1、晶體管進行功率老煉的作用及意義
功率老練過程,實際是模擬器件的極限工作狀態,讓器件加速老化,以剔除有安全隱患的產品。根據半導體壽命的浴盆曲線,器件在開始工作和達到設計壽命兩個階段淘汰率最高,而內部芯片有隱患的產品通常是在工作初期表現出來,因此產品功率老練后關鍵電參數的變化體現了產品的可靠性與穩定性。
2、目前晶體管主要的老煉方法
國內對大功率晶體管現行的老煉篩選方法,大都按照技術標準中規定的方法執行,主要的方法有穩態反向偏置和穩態工作壽命試驗。穩態反向偏置是通過在規定的溫度環境下給器件加反向電壓。穩態工作壽命則是采用保持殼溫恒定的試驗方法:通過加散熱器(對大功率器件),保持殼溫在規定的溫度下給晶體管施加與該溫度相應得最大額定功率并使之在規定的時間內連續工作的可靠性試驗項目。
三、晶體管功率老煉后關鍵電參數漂移的機理
1、晶體管功率老煉后產生漂移的關鍵電參數
大量的試驗表明,晶體管在功率老煉后,正向電流傳輸系數hFE和漏電都會產生不同程度的漂移。這種漂移反應了器件的穩定性和可靠性。
2、關鍵電參數漂移機理
晶體管的共射極放大系數hFE可由下式近似表示:
式中:σb –– 基區電導率;
σe –– 發射區電導率;
Wb –– 基區寬度;
Le –– 發射區少子擴散長度;
Lb –– 基區少子擴散長度;
S –– 表面復合速度;
As –– 有效表面復合速度;
Db –– 基區中少子擴散系數;
AE –– 發射結面積;
IR –– 結的漏電流;
IE –– 發射極靜態電流。
由上式可知:晶體管的電流傳輸系數 hFE,主要受發射極注入效率、基區輸運系數和漏電流影響。發射極注入效率和基區輸運系數對放大系數都是在芯片制造過程中就已經決定的,一般來說,晶體管的功率老煉過程中,除卻失效的產品,并不硅片的內部結構,其主要影響的還是芯片的表面質量,同時芯片的表面狀況也決定了芯片漏電流的大小。
芯片制造過程中,需要在硅表面上生長一層二氧化硅薄膜,這層薄膜的主要用途是:保護和鈍化半導體表面;作為雜志選擇擴散的掩蔽層;用于電極引線和其下面硅器件之間的絕緣等。形成SiO2薄膜的方法有很多,譬如高溫氧化(熱氧化)、化學氣相沉積(CVT)、陽極氧化、濺射等。我廠主要采用的是高溫氧化的工藝。
由于硅片中的主要摻雜:硼、磷、砷、銻等在二氧化硅中的擴散速率比在硅中慢得多,所以這些雜志可以利用一定厚度的二氧化硅膜作掩蔽膜。但SiO2形成過程中的一些缺陷和雜質也造成了芯片某些參數的不穩定性。
2.1可動正離子
在芯片的SiO2層里存在著不少可動正離子,這種正離子是由于沾污而引入的以鈉離子為代表的堿金屬離子和氫離子等,其中最主要的是鈉離子沾污。SiO2層中的堿金屬離子是引起硅平面器件性能不穩定的重要因素之一。因為半導體器件中的SiO2薄膜一般為無定型玻璃狀結構,堿金屬離子在SiO2網絡中是一種網絡改變劑,以微弱的鍵合力與非橋聯的氧原子結合著,結構疏松的SiO2網絡為它們的運動提供了方便,特別是離子半徑較小的鈉離子和鋰離子在不高的熱電應力作用下,就具有相當可觀的漂移行為。但在芯片制造過程中,鋰雜質的含量甚微,其危害并不突出,而自然界普遍存在的鈉元素就成為了SiO2層中可動正離子的主要來源。
實驗表明,沾污的鈉離子開始主要集中在SiO2層表面內側附近的陷阱中,對硅表面性質影響不大。在溫度100~200℃和正向電壓的作用下,它們就能被激活而離開陷阱向SiO2-Si界面漂移,使得晶體管的電流傳輸系數hFE發生變化。
功率老煉過程中,芯片處于高溫極限工作狀態,電場和高溫為可動正離子向SiO2-Si界面漂移提供了條件,導致晶體管的關鍵電參數發生漂移。
4.2.2固定電荷
芯片制造過程中,通過熱氧化形成一層SiO2薄膜。SiO2中,要實現一個硅離子的運動要打斷4個Si-O鍵,而要實現一個氧離子的運動只需打斷2個Si-O鍵,因此氧離子比硅離子自由的多,硅離子較穩定而較易出現氧離子的空位,帶上正電荷,造成器件的電性能的不穩定。
實驗發現,在熱生長SiO2層中,SiO2-Si界面附近存在一些位置相對固定的正電荷,成為“固定電荷”。固定電荷是由SiO2-Si界面附近的氧空位引起的。熱氧化生長的SiO2是由氧通過擴散穿過已生成的SiO2,在SiO2-Si界面與Si反應生成的。當氧化層具有一定厚度時,氧供給速率低于硅表面化學反應生成SiO2的速率,就有可能造成Si表面氧化不完全,造成氧空位。SiO2-Si界面附近,由于氧的濃度很低,該處SiO2結構中的缺氧狀態難以得到改善,產生懸掛鍵,于是出現了凈電荷——固定電荷。固定電荷由于產生在SiO2-Si附近,對Si的電性能會產生一定的影響。
四、降低關鍵電參數漂移的主要措施簡單介紹
由上述分析可以看到,降低老煉關鍵電參數的漂移關鍵在于減少SiO2層中可動正離子和固定電荷數量,常用的方法有摻氯氧化和采用表面鈍化的方法。
4.1采用摻氯氧化技術
摻氯氧化指是在熱生長SiO2膜的同時,在干氧的氣氛中加入一定數量的含氯物質,如氯氣、氯化氫或三氯乙烯等,以達到生長優質SiO2膜的目的。
實驗指出,所摻入的氯離子主要分布在SiO2-Si界面附近,這些氯離子較多地填補了界面附近的氧空位,形成Si-Cl負電中心,因此降低了固定正電荷密度。
在HCl氧化膜中,沾污的Na+雖然仍有相當數量是堆積在SiO2-Si界面附近,但由于氯離子同樣在界面附近形成形成Si-Cl負電中心,Na+在Si-Cl負電中心處失去正電荷而被固定,達到減少可動正離子的作用。
HCl氧化還具有吸除有害雜質的作用。吸除SiO2中雜質的機理可能是:Na、Fe、Au等雜質由SiO2層內擴散到外表面,與HCl形成揮發性的氯化物(如NaCl、FeCl3、AuCl3等)。因此,應用HCl氧化可生長出較為“清潔”的SiO2膜,在氧化前可用HCl氣體徹底清洗石英管。
4.2采用芯片氮化硅表面鈍化保護技術
氮化硅是一種具有很高化學穩定性的絕緣材料,具有耐酸、結構致密、導熱性能好、掩蔽能力強的特點。采用芯片氮化硅飽和技術,能夠有效的屏蔽外界離子和減小鈉離子的漂移作用,達到降低壽命試驗后關鍵電參數漂移的作用。
五、結束語
生產工藝一直是我廠發展的瓶頸,改進工藝說起來很難,但卻可以從小問題開始,一點一點慢慢的進行,我相信只要通過廣大技術員工的不懈努力,不放過任何一個小問題,一定可以提高我廠的工藝水平,使我廠不斷發展壯大。
參考文獻:
[1]趙歡軍,結溫可控的晶體管穩態工作壽命試驗方法研究,中國電子科技集團公司第三十八研究所
[2]劉玉玲、檀柏梅、張楷亮,微電子技術工程——材料、工藝與測試,電子工業出版社
[3]GJB128A-97,半導體分立器件試驗方法