張朝鑫
摘要:在降低嵌入式計算機功耗、體積方面,動態可重構技術具有積極的作用。在計算機硬件設備的運行過程中,動態可重構技術可根據計算任務的不同實現不同的功能,使系統軟硬件資源得到充分利用。該文對動態可重構技術進行分析,并探討動態可重構技術在嵌入式計算機中的應用,為嵌入式計算機的發展提供參考。
關鍵詞:動態可重構技術;嵌入式計算機;FPGA;應用
中圖分類號:TP313 文獻標識碼:A 文章編號:1009-3044(2014)22-5373-02
隨著工業生產 、工作環境的日益復雜,計算機的任務需求逐漸增加。未來了滿足多樣的任務需求,需要嵌入式計算機系統的更新、完善,系統變得更加復雜。而發展的嵌入式計算機系統導致計算機功耗、體積的不斷增長,使開發周期隨之延長,也隨之增加了研發成本。在高新技術的引導下,FPGA得以快速發展,為解決電子系統的高功耗、大型等問題提供條件,使電子系統向低功耗、小型化、高可靠性方向發展,并由于其自身的芯片成本低、開發周期短等優勢,在嵌入式計算機中被廣泛應用。近幾年,動態可重構技術在嵌入式計算機中廣泛應用,通過FPGA的重配置使邏輯功能,減少系統的功耗、體積,提高硬件資源的利用率。
1 動態可重構技術概述
可重構指的是,當電子系統處于工作狀態時,通過局部重新配置、重新配置電子系統中的可編程邏輯器件,實現對電路結構進行動態的改變。根據重構方式,可將系統重構分為兩種形式,即動態系統重構、靜態系統重構。……