摘 要:隨著科學(xué)技術(shù)的迅猛發(fā)展,一體化模式越來越多,并且得到了廣泛的應(yīng)用,把一體化設(shè)計應(yīng)用到電子產(chǎn)品的優(yōu)化設(shè)計當(dāng)中,能夠?qū)?yōu)化設(shè)計過程當(dāng)中所涉及到的異構(gòu)應(yīng)用進(jìn)行集成和優(yōu)化,有利于輔助設(shè)計人員檢驗設(shè)計的產(chǎn)品總體和各分系統(tǒng)的優(yōu)化設(shè)計。為了實現(xiàn)電子產(chǎn)品的一體化設(shè)計,文章以基于A ltium Designer的電子產(chǎn)品一體化設(shè)計為主要研究對象,首先對A ltium Designer進(jìn)行簡要的闡述,具體分析了A ltium Designer的功能,最后對基于A ltium Designer的電子產(chǎn)品一體化設(shè)計過程進(jìn)行了探究和總結(jié)。
關(guān)鍵詞:A ltium Designer;電子產(chǎn)品;一體化
中圖分類號:TN02;TP391.72 文獻(xiàn)標(biāo)識碼:A 文章編號:1674-7712 (2013) 22-0000-01
隨著社會需求的不斷提高,出現(xiàn)了各種各樣的電子設(shè)計自動化軟件,A ltium Designer就是其中的一種,A ltium Designer軟件具有強大的PCB設(shè)計功能和完善的EDA開發(fā)功能,A ltium Designer軟件將不同企業(yè)中的開發(fā)環(huán)境、電子產(chǎn)品的板級設(shè)計等各項電子產(chǎn)品設(shè)計的環(huán)節(jié)進(jìn)行了有效的集成和統(tǒng)一,能夠顯著縮短電子產(chǎn)品開發(fā)制造的周期,提高電子產(chǎn)品的設(shè)計效率。為此,文章對基于A ltium Designer電子設(shè)計軟件的電子產(chǎn)品一體化設(shè)計進(jìn)行探討。
一、A ltium Designer的概述
(一)A ltium Designer的定義
A ltium Designer是一款由Protel軟件開發(fā)商的A ltium公司所新研發(fā)出來的一種一體化的電子產(chǎn)品軟件開發(fā)系統(tǒng),A ltium Designer軟件主要在Windows操作系統(tǒng)當(dāng)中運行,該軟件完美地融合了原理圖的設(shè)計、電路仿真、PCB的繪制和編輯、拓?fù)溥壿嫷淖詣硬季€、對信號的完整性進(jìn)行分析和設(shè)計技術(shù)等,為電子產(chǎn)品的設(shè)計者提供了全新、便捷的設(shè)計方案,有效地提高了電子產(chǎn)品的設(shè)計質(zhì)量和效率。
(二)A ltium Designer的發(fā)展歷程
A ltium Designer軟件最早于1985年開發(fā)出來,其最早的版本是Dos版的Protel Tango,到1991年,出現(xiàn)了新的版本Protel for Windows,1999年,Protel的電路設(shè)計和板級分析體系得到完善,與1999年的版本相比,2000年的版本其控制力得到顯著的加強,2004年,出現(xiàn)了A ltium Designer一體化電子設(shè)計環(huán)境,該版本的出現(xiàn)是傳統(tǒng)EDA工具的進(jìn)一步發(fā)展,直到2006年,推出了A ltium Designer 6,這一版本將更多的電子產(chǎn)品設(shè)計工具集成統(tǒng)一在一起,顯著增加了A ltium Designer的功能,2009年的A ltium Designer 09實現(xiàn)了復(fù)雜板級設(shè)計、FPGA設(shè)計以及嵌入式軟件設(shè)計等為一體的一個一體化電子產(chǎn)品平臺[1]。基于A ltium Designer的電子產(chǎn)品一體化設(shè)計平臺如圖1所示。
二、A ltium Designer的功能
文章以2007年的A ltium Designer 6.8版本為例,對A ltium Designer軟件的功能進(jìn)行簡要的闡述。與前幾個版本相比,A ltium Designer6.8軟件新增了許多功能。
第一個是FPGA設(shè)計當(dāng)中的I/O管角的自動交換功能,F(xiàn)PGA設(shè)計的一個顯著特點是其器件的管腳定義可以配置,但是這樣的FPGA的設(shè)計增加了邏輯設(shè)計的復(fù)雜性和I/O管腳的數(shù)量,導(dǎo)致電子產(chǎn)品設(shè)計圖紙上的電路板走線過于密集,最終給PCB板圖的設(shè)計增加了困難。A ltium Designer 6.8中擁有了FPGA的I/O管腳自動交換功能,能夠有效地節(jié)約布線的時間。
第二個是具有自動產(chǎn)生FPGA的I/O管腳約束文件的功能,在A ltium Designer 6.8當(dāng)中,不僅能夠自動生成管腳的約束文件,還能對文件進(jìn)行自動更新,這個約束文件能夠支持不同廠家的器件,從而實現(xiàn)了PCB和FPGA約束文件的管腳的同步優(yōu)化,有效地節(jié)約了電子產(chǎn)品的開發(fā)成本。
三、基于A ltium Designer的電子產(chǎn)品的一體化設(shè)計
生產(chǎn)一個電子產(chǎn)品的過程就是將電子產(chǎn)品從概念轉(zhuǎn)變成成品的過程,基于A ltium Designer的電子產(chǎn)品的一體化設(shè)計流程主要有以下幾個步驟:首先,在A ltium Designer軟件當(dāng)中進(jìn)行電子產(chǎn)品的設(shè)計需要構(gòu)建一個PCB設(shè)計平臺;其次,要通過PCB進(jìn)行可編程器件的集成;第三,對器件和庫進(jìn)行管理;第四,從圖紙的設(shè)計到制造的過程;第五,充分利用各種可編程器件的功能;第六,對整個電子產(chǎn)品的開發(fā)過程進(jìn)行管理。從本質(zhì)上看,電子產(chǎn)品的開發(fā)過程大致包括兩個層次,第一層是物理平臺的構(gòu)建;第二層是可編程器件的開發(fā)。這種基于A ltium Designer軟件的電子產(chǎn)品的一體化設(shè)計過程有效地打破了傳統(tǒng)的板級設(shè)計的界限,將FPGA的設(shè)計功能和SOPC的設(shè)計實現(xiàn)功能有效地統(tǒng)一起來,從而為電子產(chǎn)品的一體化設(shè)計提供了完整、統(tǒng)一的系統(tǒng),縮短設(shè)計的周期,減少產(chǎn)品設(shè)計和開發(fā)過程中的差錯,能夠有效地提高電子產(chǎn)品的設(shè)計效率[2]。
四、結(jié)語
總之,隨著A ltium Designer軟件的不斷發(fā)展和廣泛應(yīng)用,在電子產(chǎn)品的設(shè)計當(dāng)中,利用A ltium Designer軟件的優(yōu)勢,能夠?qū)崿F(xiàn)傳統(tǒng)工具界限的項目和數(shù)據(jù)的管理與超越,實現(xiàn)電子產(chǎn)品的一體化設(shè)計,縮短了電子產(chǎn)品設(shè)計和開發(fā)的時間,有效的提高電子產(chǎn)品設(shè)計的效率,節(jié)約電子產(chǎn)品的開發(fā)成本。
參考文獻(xiàn):
[1]付強.Altium Designer軟件在電路設(shè)計中的應(yīng)用[J].科技傳播,2011(14):11-14
[2]張偉偉.ECOTECT與Designbuilder在能耗模擬方面的比較研究[D].南京大學(xué),2012,7:45-47
[作者簡介]羅淼(1982.02-),男,漢族,貴州省畢節(jié)市人,貴州大學(xué)碩士,貴州電子信息職業(yè)技術(shù)學(xué)院,講師,研究方向:電子電路設(shè)計方向。