石易立
(南通航運職業技術學院 機電系,江蘇 南通 226010)
?
一種高效同步boost電路
石易立
(南通航運職業技術學院 機電系,江蘇 南通 226010)
摘要:boost升壓電路在電子電路設計中有著廣泛的應用。文章提出一種新型同步boost電路,其結構簡單,性能突出。用Cadence軟件進行模擬仿真,系統頻率為100 kHz,3.3 V輸入,5 V/2.5 A輸出,效率達到95%。
關鍵詞:boost電路;同步整流;高效
引用格式:石易立. 一種高效同步boost電路[J].微型機與應用,2016,35(13):34-36.
0引言
boost電路在電子電路設計中有著廣泛的應用,特別是各種電源電路和太陽能控制電路中,例如MPPT太陽能控制器最大功率點跟蹤(Maximum Power Point Tracking, MPPT)、移動電源領域等。高效率、高頻率和小型化一直是其追求的目標。由于boost電路中包含電容電感等非線性器件,這些對高性能的boost電路設計帶來了諸多不確定性和難度,也使高效boost電路設計成為研究的熱點之一。本文提出了一種同步boost電路,采用一些新型結構使得電路的基本指標達到要求,性能得到一定改善。
1boost電路原理
boost電路基本原理如圖1所示。

圖1 boost電路基本原理圖

2同步電路boost電路原理
同步boost電路基本原理如圖2所示。

圖2 同步boost電路基本原理圖
與圖1相比,圖2中用MOS管Q2取代了二極管D。當Q1導通時Q2截止,Q1截止時Q2導通,Q2取代了二極管的功能。由于Q1、Q2導通時都可以讓其處于飽和導通[2],這樣Q2管上的功耗將大大降低,提高了整體效率。這樣一種同步導通截止的電路就稱為同步boost電路。其詳細驅動電路如圖3所示。圖3中AC為PWM信號源產生高電平為5 V、低電平為0 V的方波信號。Vcc為電源電壓5 V。Q4、R3、R4組成簡單反向器[3]。當AC為高電平時,Q4飽和導通,集電極輸出低電平,Q3導通。當AC為低電平時,Q4截止,集電極輸出高電平,Q3截止。從而使當AC為高電平時,Q5截止,Q2截止,Q3導通,Q1導通,電感充電;當AC為低電平時,Q5導通,Q2導通,Q3截止,Q1截止,電感放電,電容充電。實現了boost電路的基本功能。

圖3 同步boost驅動電路示意圖
事實上,這樣的同步boost電路的同步性卻不盡如人意。在Q1導通時,Q2并不能很好地同時截止,反過來,Q2導通時,Q1也不能真正地同時截止[1]。它們之間的這種時間差會在Q1、Q2、C回路中產生較大的電流和功耗。產生的原因主要是因為一管導通時另外一管不能很快地截止。在Q1、Q2 MOS管的G極與S極之間存在一定的結電容,當VGS=5 V時,GS結電容充滿電,而當VGS=0 V時,GS結電容通過電阻R1、R6放電,CGS與R1(或R6)組成一個RC放電回路[4]。放電的快慢直接決定了MOS管的關斷速度。放電越快MOS管的關斷速度越快,放電越慢MOS管的關斷速度越慢,所以只有當時間常數τ=RC比較小、放電快時才能帶來很好的一致性。當結電容處于一個較為一致的水平時,降低電阻R就成了一個有效的手段。雖然當電阻R1、R6降到一定程度時,一致性可得到有效的改善,但同時也會帶來新的問題,過小的R1、R6會使R1、R6上面的功耗變得非常大,同樣影響整體效率。一個進一步改進的辦法是用新的MOS管取代電阻R1、R6。
3改進型同步boost電路
改進型同步boost電路如圖4所示。

圖4 改進型同步boost電路示意圖
圖4中用兩個MOS管(Q8、Q9)及其驅動電路(Q6、Q7)取代圖3中的R1、R6。通過電路分析可以得到,當AC為高電平時,Q6截止,Q8截止,呈現高阻態,Q1導通;同時Q7導通,Q9導通,呈現低阻態,Q2的CGS迅速放電,Q2迅速關斷,與Q1的導通實現了良好的一致性。同時,AC高電平時,Q5又處于截止狀態,Q9中沒有電流流過,Q9的低阻態不會引起功耗的上升,很好地解決了圖3中R1、R6低阻值時帶來的溫升。反之,AC低電平時,Q7截止,Q9截止,Q2導通;另一端的Q6導通,Q8低阻態,Q1迅速關斷。如此往復,Q1、Q2交替導通、截止,實現了boost電路升壓的基本功能又降低了功耗,提高了整體性能。
4模擬仿真
結合上述原理,最后用Cadence軟件模擬了圖4中boost電路的工作過程。電路中Q1、Q2采用IRF3205,Q8、Q9采用IRF320。電感選擇0.5 mH,電容選擇0.5 mF,PWM頻率100 kHz,上升沿下降沿時間各為200 ns。輸入電壓設為3.3 V,其余電路參數已在圖4中標出。
當占空比D=0.36時,輸出電壓、輸入功率、負載功率如圖5~圖7所示。
電源電壓Vcc發出功率如圖8所示。約為0.2 W。

圖5 占空比D=0.36時輸出電壓

圖6 占空比D=0.36時負載消耗功率

圖7 占空比D=0.36時輸入電壓發出功率

圖8 電源電壓Vcc發出功率
可算出占空比D=0.36時,效率為:
5結束語
綜上所述,本文提出的同步boost電路有著結構新穎,性能優良的特點。在各種電子電路設計中具有良好的應用前景。
參考文獻
[1] 顧亦磊, 陳世杰, 呂征宇.Boost電路的一種軟開關實現方法[J].電源技術應用, 2004(5):290-293.
[2] 畢查德·拉扎維.模擬CMOS集成電路設計[M].陳貴燦,程軍,張瑞智,等譯. 西安:西安交通大學出版社, 2003.
[3] 康華光.電子技術基礎 模擬部分(第5版)[M].北京:高等教育出版社,2008.
[4] 曹京生.電工技術 [M].哈爾濱:哈爾濱工程大學出版社,2007.
中圖分類號:TN710.2
文獻標識碼:A
DOI:10.19358/j.issn.1674- 7720.2016.13.011
(收稿日期:2016-03-14)
作者簡介:
石易立(1983-),男,碩士,講師,主要研究方向:電子電路設計。E-mail:shiyl@ntsc.edu.cn。
A high-efficiency synchronous boost circuit
Shi Yili
(Department of Machinery and Electric, Nantong Shipping College, Nantong 226010, China)
Abstract:The boost circuit is widely used in the design of electronic circuit. This paper presents a novel synchronous boost circuit, which has a simple structure and high-efficiency. Simulated with Cadence software, the system frequency is 100 kHz, the efficiency is 95% with 3.3 V input and 5 V/2.5 A output.
Key words:boost circuit; synchronous rectification; high-efficiency